Xilinx 高有效复位 or 低有效复位?

2020-02-23 10:39发布

一直以来都是用低有效复位,但是今天发现,采用低有效复位,会额外生成一个反相器,而使用高有效复位则没有这个多余的反相器。

这说明 Xilinx FPGA 实现内部的触发器带有的复位端是高有效复位么?是不是所有的Xilinx FPGA 都应该使用高有效复位?求问
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
5条回答
andous
1楼-- · 2020-02-23 15:46
高复位还是低复位要看你的电路和个人习惯,一般都没啥问题,你想想看FPGA有多少门,加一个门也没啥问题。
haitaox
2楼-- · 2020-02-23 19:20
xilinx的FPGA的FF都是高复位,所以,最好使用高复位设计
guugel
3楼-- · 2020-02-23 22:35
haitaox 发表于 2014-6-18 23:26
xilinx的FPGA的FF都是高复位,所以,最好使用高复位设计

Thx,明白了
guugel
4楼-- · 2020-02-24 04:20
andous 发表于 2014-6-18 22:10
高复位还是低复位要看你的电路和个人习惯,一般都没啥问题,你想想看FPGA有多少门,加一个门也没啥问题。 ...

Thx,虽然多一个门没什么大的影响,但是强迫症患者看到就想把它去掉...
stevenash_sun
5楼-- · 2020-02-24 09:33
 精彩回答 2  元偷偷看……

一周热门 更多>