[求助]时序报告满足,但后仿真数据无法在一个周期内稳定

2020-02-24 20:19发布

如下图所示,程序例化了四个模块,使用的同一个IP,数据要求是流水线输入流水线输出。功能仿真时,输出功能正确。但是后仿真时,有的输出无法在同一个周期内稳定,而且,四个相同的模块输出结果还不一样,后仿真中输出只有第一个正常。时序约束中只设置的时钟周期,4ns,静态时序报告显示如下:
Clock to Setup on destination clock clk
---------------+---------+---------+---------+---------+
                | Src:Rise| Src:Fall| Src:Rise| Src:Fall|
Source Clock   |Dest:Rise|Dest:Rise|Dest:Fall|Dest:Fall|
---------------+---------+---------+---------+---------+
clk            |    3.962|         |         |         |
---------------+---------+---------+---------+---------+


Timing summary:
---------------

Timing errors: 0  Score: 0  (Setup/Max: 0, Hold: 0)

Constraints cover 253308 paths, 0 nets, and 25468 connections

Design statistics:
    Minimum period:   3.962ns{1}   (Maximum frequency: 252.398MHz)


请大侠分析下原因,指导下小弟。
RTL.jpg 前仿真 前仿真
后仿真 后仿真

友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
xuehua230
1楼-- · 2020-02-27 01:11
GoldSunMonkey 发表于 2013-1-16 23:20
是呀,我解释过了。

要么是你设计本身跑不了180M要么是IP本身不支持后仿真 ...

猴哥解释的对
feihong777
2楼-- · 2020-02-27 03:17
解释的很好啊
RaiseCom
3楼-- · 2020-02-27 08:39
太给力啊
GoldSunMonkey
4楼-- · 2020-02-27 12:15
 精彩回答 2  元偷偷看……
yunxiaoxiao110
5楼-- · 2020-02-27 16:06
GoldSunMonkey 发表于 2013-1-16 23:20
是呀,我解释过了。

要么是你设计本身跑不了180M要么是IP本身不支持后仿真 ...

那如何验证是设计频率达不到180M还是IP不支持后仿真呢。。只有下板子才能知道吗?有没有其他方法
GoldSunMonkey
6楼-- · 2020-02-27 20:02
yunxiaoxiao110 发表于 2013-1-19 23:18
那如何验证是设计频率达不到180M还是IP不支持后仿真呢。。只有下板子才能知道吗?有没有其他方法 ...

你都说了,看IP的说明。如果不是就板卡验证呗。
说不定板卡验证没有问题呢

一周热门 更多>