Xilinx时序约束培训教材

2020-02-24 20:28发布

时序约束主要包括周期约束(FFS到FFS,即触发器到触发器)和偏移约束(IPAD到FFS、FFS到OPAD)以及静态路径约束(STA, IPAD到OPAD)等3种。通过附加约束条件可以使综合布线工具调整映射和布局布线过程,使设计达到时序要求。例如用OFFSET_IN_BEFORE约束可以告诉综合布线工具输入信号在时钟之前什么时候准备好,综合布线工具就可以根据这个约束调整与IPAD相连的Logic Circuitry的综合实现过程,使结果满足FFS的建立时间要求。
  附加时序约束的一般策略是先附加全局约束,然后对快速和慢速例外路径附加专门约束。附加全局约束时,首先定义设计的所有时钟,对各时钟域内的同步元件进行分组,对分组附加周期约束,然后对FPGA/CPLD输入输出PAD附加偏移约束、对全组合逻辑的PAD TO PAD路径附加约束。附加专门约束时,首先约束分组之间的路径,然后约束快、慢速例外路径和多周期路径,以及其他特殊路径
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
AutoESL
1楼-- · 2020-02-24 23:50
谢谢分享,这个东西好
vivisa
2楼-- · 2020-02-25 04:35
看看这个和前面有的有什么区别没。
5097574
3楼-- · 2020-02-25 07:28
学习一下时序优化
小云001
4楼-- · 2020-02-25 07:59
 精彩回答 2  元偷偷看……
奔腾2.0
5楼-- · 2020-02-25 13:19
学习学习!
qdscy
6楼-- · 2020-02-25 18:05
bucuo

一周热门 更多>