我的PCI-E的板子用ALTERA的CYCLONE IV EP4CGX50芯片,做的通讯卡..逻辑资源用了98%,ram资源用了72%.总感觉98%有点危险,这个还是按照面积综合出来的(其实和SPEED的差不度).虽然这个产品可以了,还是想做优化,为以后将来可能的需求留点空间.毕竟EP4CGX75价格贵多了.不过看了我自己编写的代码,感觉没有多少可以优化的了.感觉主要是SOPC例化的东西费资源.就想是否可以考虑SOPC里面做优化.谁有这个经验啊?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
一周热门 更多>