FPGA时钟问题,急急急!!加急急急!!

2020-02-24 20:34发布

各位大神,我想请教一个问题,是关于FPGA时钟的,现在我们做的项目用到的是Virtex-6的板子,之前是在ISE12.2下编译综合的程序,下到板子里波形时钟各种都很稳定,现在需要搬移到ISE14.2上,程序都是复制粘贴的,和12.2上的没有差别,但是下到板子里很不稳定,最后产生的波形有时好,有时不好。现在发现的问题是ISE14.4下的板子输出的时钟相比于ISE12.2下的时钟波形很差,考虑是时钟模块的问题,ISE12.2的clocking wizard是版本是3.2的,ISE14.4的版本是3.6的,二者的版本不同,各位大神有没有碰到类似的问题,多谢多谢!!!!!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
7条回答
zhaojingzb
1楼-- · 2020-02-24 23:06
没有遇到过,可以咨询一下xilinx的技术支持
zhaojingzb
2楼-- · 2020-02-25 03:55
有没有重新生成啊?
ssl798
3楼-- · 2020-02-25 05:56
zhaojingzb 发表于 2013-11-25 14:46
有没有重新生成啊?

所有的核都是重新生成和例化的,请问这个有影响吗?
ssl798
4楼-- · 2020-02-25 06:48
 精彩回答 2  元偷偷看……
ococ
5楼-- · 2020-02-25 09:03
程序为何要复制粘贴?把12.2的工程直接导入14.2试试看看现象是否一样呢?
GoldSunMonkey
6楼-- · 2020-02-25 11:28
那为什么要升级呢?

一周热门 更多>