FPGA项目外包,高手请进

2020-02-24 20:36发布

FPGA板卡要求:
1 脉冲信号相位延迟(延时)
(1)输入周期为100us、正脉冲宽度为15ns的脉冲信号;
(2)相位延迟程序可控,延迟时间范围100-1000ns,精度2ns
(3)延迟数据由上位机下发至板卡上,每次运行时间最长为20s。
2 与上位机采用PCI或PCI-E或USB通信
3 其他功能
AD/DA及简单的逻辑控制,这个比较简单。

开发周期2个月。
欢迎有意向的联系我:18600502495 徐先生。
技术水平不够、要价太高、没有相关经验的就别联系我了!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
dddddcccccyyyyy
1楼-- · 2020-02-26 00:24
 精彩回答 2  元偷偷看……
lelee007
2楼-- · 2020-02-26 01:57
这种活开价低了,高手估计都没那功夫陪你玩;P
冥顽的石头
3楼-- · 2020-02-26 03:02
新手观摩
sxhhhjicbb
4楼-- · 2020-02-26 06:22
2ns,500M的频率,VCO都比较难.每次只跑20S,,,不会要求锁定时间为0吧...否则只能用导线时延了.
drentsi
5楼-- · 2020-02-26 08:08
sxhhhjicbb 发表于 2013-7-16 15:12
2ns,500M的频率,VCO都比较难.每次只跑20S,,,不会要求锁定时间为0吧...否则只能用导线时延了. ...

他的脉宽为15ns,你用500M,怎么整出一个奇数ns的出来?
GoldSunMonkey
6楼-- · 2020-02-26 13:27
 精彩回答 2  元偷偷看……

一周热门 更多>