圈里面那个电阻为啥要那么大?

2019-03-25 15:35发布

本帖最后由 飞鸿浩劫 于 2016-3-21 14:38 编辑

新建位图图像 (2).png 新建位图图像 (3).png 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
12条回答
飞鸿浩劫
1楼-- · 2019-03-26 19:05
dontium 发表于 2016-3-21 10:51
有些电路的设计,是否合理也不一定。

全图已传,这个其实是网上找的示波器的前级……
飞鸿浩劫
2楼-- · 2019-03-26 20:27
 精彩回答 2  元偷偷看……
飞鸿浩劫
3楼-- · 2019-03-27 01:39
snoweaglemcu 发表于 2016-3-21 09:12
直接接mos管的G,相当于接了个电容,运放会不稳定,通常做法是串连一个电阻,不过这个电阻真的好大...然后 ...

运放主要走直流接成反馈防止漂移,到jfet上再跟交流合在一起,不过电阻为啥那么大我还是不清楚
dontium
4楼-- · 2019-03-27 03:27
运放提供J-FET的偏置电压。

因为J-FET正常工作时,VGS为负值。可以大概认为它的输入阻抗无穷大。所以,运放输出那里接4.7M的电阻是可以的。

这个电阻大一些,可以对输入信号(J-FET的输入部分)不产生大的影响。
qwqwqw2088
5楼-- · 2019-03-27 07:22
这个4.7兆欧的应该是考虑后面的mos管泄放,稳定mos输入控制,同时抑制运放的噪音,但确实有点大
飞鸿浩劫
6楼-- · 2019-03-27 11:37
dontium 发表于 2016-3-21 23:22
运放提供J-FET的偏置电压。

因为J-FET正常工作时,VGS为负值。可以大概认为它的输入阻抗无穷大。所以, ...

谢谢

一周热门 更多>