ADC采样不准可能是受什么干扰

2019-03-25 17:53发布

ADC输入较大时,输出的数字值正确,但当输入较小时,输出就不对了,越接近零,错误越大。 芯片应该没问题,可能是layout的影响,哪些情况会出现这种干扰呢? 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
7条回答
sjl2001
1楼-- · 2019-03-25 23:35
< 可能是你的基准电源不准 layout如果干扰元件多 尽量绕开 比如变压器 功率电感 继电器之类的东西,用示波器看看基准 是不是很飘 换个好点的基准 一般TL431就能出2.5和5没记错的话能到1%
常见泽1
2楼-- · 2019-03-26 05:16
 精彩回答 2  元偷偷看……
ssawee
3楼-- · 2019-03-26 09:57
太多可能了
基准电压
地线噪声
电源波动
输入引线的电磁感应
.................
jelly_bessie
4楼-- · 2019-03-26 12:28
用示波器看,基准电压和电源都稳,输入对地也稳,而且通过decoupling,采样时也没有大压降。我看许多材料中,用ADC时在信号和输入之间都还加buffer一类的元件,这个具体起什么作用,非常必要吗?
jelly_bessie
5楼-- · 2019-03-26 17:00
输入信号稳时,还需要加这个驱动吗?
jelly_bessie
6楼-- · 2019-03-26 18:06
因为ADC低输入阻抗,都要加前级驱动,但奇怪的是信号未见异常,是芯片内部出现异常吗?

一周热门 更多>