专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
关于C6678多核全局量的问题
2019-03-26 15:52
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
DSP
6049
2
1372
硬件平台:C6678 评估板
我想设置一个全局量数据结构,每个core都有读的权限,每个core对自己负责的部分有写的权限。
请问:这个全局量我怎么配置,或者如何编写代码,才能多所有的core可见。
此数据结构不会被经常访问,但有4k的样子,是不是可以放在DDR中,由多个core进行共享,如果这样,如何对工程进行编写或设置?
如果可以请写个简单的例子,希望不吝赐教,万分感激。 此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
2条回答
lelee007
1楼-- · 2019-03-26 22:20
< 卤煮这个问题搞定了咩?
加载中...
lelee007
2楼-- · 2019-03-27 02:01
< 有很多种方式可以实现卤煮的这个需求
通过变量名来访问的,我给提示一下吧
CCS提供了如下的两个命令:
#pragma CODE_SECTION
#pragma DATA_SECTION
这两个编译命令可以对指定的变量(通过变量名来指定)进行指定内存分配,当然,这个内存指定的不是可以随意位置,粒度为section,用法的话,卤煮自己baidu
在CMD中定义一个SECTION,该SECTION放在共享内存中,所有的CORE都可以通过相同地址访问到的,然后用
#pragma DATA_SECTION将你的“全局量数据结构”放到共享的SECTION里边去就可以实现所有CORE共享访问了
不过你说的那个权限问题,每个CORE只可以写自己的,不能写其他CORE的,这个恐怕硬件实现不了,只能从软件上保证本CORE不要去修改其他CORE的内容了
加载中...
一周热门
更多
>
相关问题
相关文章
事件管理器――PWM
0个评论
FPGA时序分析基础(二):vivado中常用的时序约束命令
0个评论
LDO和BUCK降压稳压器对比
0个评论
伺服控制系统教学实验平台
0个评论
asoc之动态PCM
0个评论
ADS7928
0个评论
基于AD9957实现射频数字化变频模块和AD转换模块的方案详细教程
0个评论
多功能车载DVD智能导航平台
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
通过变量名来访问的,我给提示一下吧
CCS提供了如下的两个命令:
#pragma CODE_SECTION
#pragma DATA_SECTION
这两个编译命令可以对指定的变量(通过变量名来指定)进行指定内存分配,当然,这个内存指定的不是可以随意位置,粒度为section,用法的话,卤煮自己baidu
在CMD中定义一个SECTION,该SECTION放在共享内存中,所有的CORE都可以通过相同地址访问到的,然后用
#pragma DATA_SECTION将你的“全局量数据结构”放到共享的SECTION里边去就可以实现所有CORE共享访问了
不过你说的那个权限问题,每个CORE只可以写自己的,不能写其他CORE的,这个恐怕硬件实现不了,只能从软件上保证本CORE不要去修改其他CORE的内容了
一周热门 更多>