为什么有些LDO的输出去耦电容不能使用低ESR的?

2019-03-26 19:24发布

如题,这个问题困扰了lz很久,度娘也找不到相关答案,特来求助,请各位大大指教!
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
13条回答
cruelfox
1楼-- · 2019-03-27 01:44
容性负载造成反馈环路不稳定
chunyang
2楼-- · 2019-03-27 03:58
低ESR的电容充放电速度较快,如果稳压器的调节率不匹配的话,会发生振荡从而失去稳压特性。
xiaozhuaitiao
3楼-- · 2019-03-27 08:23
 精彩回答 2  元偷偷看……
qwqwqw2088
4楼-- · 2019-03-27 09:06
LDO都应该是支持使用的低的ESR电容的。
纹波电压V=R(ESR)×I,R是电容的ESR,I是电流,如果ESR不变,I大纹波则大
所以低的ESR电容应该从降低纹波这里考虑的
xiaozhuaitiao
5楼-- · 2019-03-27 14:07
qwqwqw2088 发表于 2017-8-16 17:35
LDO都应该是支持使用的低的ESR电容的。
纹波电压V=R(ESR)×I,R是电容的ESR,I是电流,如果ESR不变,I大纹 ...

感谢回复!
之前觉得LDO很简单,深入探讨的话,其实还是有些讲究的,最近打算多花点时间好好研究下
freedom_lq
6楼-- · 2019-03-27 19:54
看到楼主的帖子,想起来最近碰到的一个关于LDO的问题,也拿来和大家讨论一下吧。
我用SPX3819-1.8V型号的LDO带了一个FPGA芯片的数字电源。稳压芯片的负载能力是500mA,但是FPGA的电流很小(不到5mA)。通过FPGA采样回来的AD转换数据,也就是前面模拟电路的直流工作点上,叠加了一个100mV左右的3kHz左右的噪声。

一周热门 更多>