层次原理图的若干问题求助……

2019-03-27 10:52发布

各位大神,本人最近用AD9画了几张层次原理图,在编译的时候发现了一些问题,希望你们不吝赐教。
1.顶层原理图(里面全是子原理图的模块,无具体元器件)使用总线的时候,编译时总是爆出总线未连接的警告,但是PCB中是连上了的。例如用总线连了一个工字型的走线,编译时中间那个总线就是显示未连接,但是图纸上有代表连接上了的原点。
2.每张图纸编译时,输入端口总是会报没有驱动源之类的警告,但是不影响PCB。比如一路信号,从子图A端口输出,输入到B子图,A图此信号端口设置为OUTPUT类型,B图此信号端口设置为INPUT类型,但是在编译的时候B图此端口就会显示缺少驱动源之类的警告。这个是系统设置还是啥其他原因?
3.画图编译的时候总是会有警告说一些全局变量降低为局部变量,这个我想应该是我画图是端口啥之类的设置问题,或者画图的整个结构都有问题,哪位大神有关于此方面的详细资料,希望能共享一下,不剩感激!
4.最后一个问题,在画原理图的时候,为了提高图纸的可读性,对同一个信号(绝大多数情况下是地信号,在PCB上直连),在原理图的不同地方(可能在同一张子图内,也可能横跨好几张子图),我喜欢对它进行不同的命名。有没有这样一种设置方法,通过我在原理图上进行设置,可以使这个信号在不同的地方有不同的命名,但是可以通过图纸可以清楚的表达出这些名字不同的信号在PCB上是直连的,而且编译的时候不报错,然后再导入PCB的时候能够自动统一为我想要的那个网络名称。
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
2条回答
okhxyyo
1楼-- · 2019-03-27 13:34
 精彩回答 2  元偷偷看……
qwqwqw2088
2楼-- · 2019-03-27 14:42
楼主的描述的问题太臃长,,,
顶层原理图(里面全是子原理图的模块,无具体元器件)使用总线的时候,两个子图之间的连接总线上也必须有网络标号。

一周热门 更多>