在一般的推挽电路中为什么考虑电路负载时常用容性负载,而不是阻性或感性?

2019-03-27 11:21发布

问题如图所示 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
12条回答
chunyang
1楼-- · 2019-03-28 11:53
楼主应该交待清楚问题的前提,“常用的推挽电路”一说通常特指放大器,比如甲乙类音频功放、运算放大器等等就属于这类,其负载大都是阻性的,容性负载几乎没有。而楼主问题涉及的却是逻辑门电路的内电路,这时当然情况完全不同,这里的推挽电路是数字电路中的一部分,根本不是放大器。就CMOS门电路而言,其负载通常也是CMOS电路,CMOS电路的输入阻抗极高,可以认为是开路,但MOS管的栅极具有一定的电容量,CMOS电路的耗电很大程度上与MOS管的栅容充放电有关,这时的电路模型自然是容性负载,而这是CMOS电路的特征,根本不可说什么“推挽电路的负载通常为容性”。
陌上青烟
2楼-- · 2019-03-28 13:13
maychang 发表于 2014-12-2 15:32
刚刚才弄清楚,你说的是CMOS数字电路。
CMOS数字电路的输出通常是下一级数字电路,下一级如果也是CMOS数字电路的话,因为CMOS输入端是MOS管的门极,其输入特性就是电容性的,所以考虑负载时把下一级输入简化成一个电容(不过也没有0.1uF那么大,通常每个门10pF上下,至多几十pF)。
但若下一级是TTL数字电路,则其输入特性并不是电容性,而是电阻性居多。不过现在TTL数字电路已经很少使用,COMS工艺芯片占绝大多数。
多谢指导。
陌上青烟
3楼-- · 2019-03-28 14:52
qwqwqw2088 发表于 2014-12-2 15:38
先说明容性负载和感性负载不是首先看是否是CMOS
阻止电流流过,也可储能在电容中的一般是容性负载,,,
多谢指导
陌上青烟
4楼-- · 2019-03-28 19:45
 精彩回答 2  元偷偷看……
hongqi1029
5楼-- · 2019-03-28 22:56
好帖!
wxwxw
6楼-- · 2019-03-29 02:49
好帖!

一周热门 更多>