请问这样内电层分割可否?

2019-03-27 11:23发布

3.png 1.png 2.png 一张整体图,一张地层,一张电源层,我的板子是DSP控制DDS输出扫频信号,还有些其他功能,DSP的时钟信号30MHz晶振*5倍频,DDS的时钟信号30MHz晶振*5倍频,不知这样子做出来的板子会不会存在什么隐患?请各位高手指教?
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
9条回答
ai.en
1楼-- · 2019-03-28 13:58
建议你还是重新布局把,DSP方面根据LE资源分配原则最好是对半分,左边IO部分分配给SDROM(应该是吧),SDROM因为是150M的存储和读取速度还可以,布线等长就行因为是4层中间有地平面,串扰不用担心。右边射频(猜的)部分最好空出大部分板面不要靠电源部分太近,另外射频IC的供电可以单独供或则电频转换(电压处理)时处理好一点,如果你还要做认证的话估计是不过了的。
ai.en
2楼-- · 2019-03-28 17:43
射频部分的布局和布线最好先学一下在打板。
ai.en
3楼-- · 2019-03-28 18:13
还有疑问就是下面用MUC(STM32把)控制SDRAM给DSP(强烈怀疑是FPGA)读写?强烈要求原理图。

一周热门 更多>