如何计算PCB上的4 MHz晶体走线宽度?

2019-07-14 17:47发布

请问有人知道如何在PCB上绘制水晶痕迹吗,我现在的材料是STM32f0芯片和4 MHz外部晶体和15 pF电容,帮我解决一下如何获得合适的水晶痕迹吗?我应该在它们周围使用gnd trace吗?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
7条回答
huzp_123
1楼-- · 2019-07-14 23:13
4MHz 不是射频?!我的AM收音机不同意
gsdafs
2楼-- · 2019-07-15 00:25
 精彩回答 2  元偷偷看……
zym123456
3楼-- · 2019-07-15 05:06
查找资料看到晶体振荡器布局一些指南:
ST已为您的MCU 准备了此类文档AN2867
Microchip AVR186(也可以应用于其他芯片)
dsgdadsad
4楼-- · 2019-07-15 09:49
重要的是让晶体靠近处理器,并尽量使两侧尽量对称。迹线宽度无关紧要。5密耳(0.13毫米)或8密耳(0.20毫米)的痕迹就可以了。但是可以使用10密耳(0.25毫米)或甚至12密耳(0.3毫米)。
想再看钻石冰尘
5楼-- · 2019-07-15 14:23
我设计了很多电路板,4MHz是一个非常低的频率,担心迹线宽度对于这种情况并不是很重要。最重要的是让晶体尽可能接近微控制器芯片。即使担心地面布局虽然通常很重要,但在4MHz时并不是很重要。在80年代,当每个人只使用1层或2层PCB时,它们将是具有较厚迹线的巨大板。例如,如果你看一下20世纪80年代的弹球游戏,你会发现一块CPU板几乎是18英寸,而且所有组件都是通孔,并且相隔几英寸。这些板使用的频率高达使用6800系列处理器大约8MHz左右,所有迹线都是用乙酸盐手工绘制的。它们都没有地平面。即使是现在,出于成本原因,像Arduino Uno这样的电路板是2层。对于适当的高频设计是如此,但不要太担心。(但是对于面包板或2层设计,请确保有许多去耦电容以帮助减少电源反弹。)
新星之火12138
6楼-- · 2019-07-15 16:06
对,在面包板上以~7.4MHz运行,4MHz不需要任何特殊的东西。

一周热门 更多>