专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
TI
DSP板的电磁兼容应特别注意哪些问题?
2019-07-15 13:28
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
TI MCU
6275
14
1304
DSP板的电磁兼容应特别注意哪些问题?
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
14条回答
huangchui
1楼-- · 2019-07-16 04:28
木有。。。
加载中...
shimx
2楼-- · 2019-07-16 09:45
DSP硬件方面的电磁兼容性:
电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。假若干扰不能完全消除,也要使干扰减少到最小。如果一个DSP系统符合下面三个条件,则该系统是电磁兼容的。(1) 对其它系统不产生干扰;(2) 对其它系统的发射不敏感;(3) 对系统本身不产生干扰。
1 DSP中的干扰主要来源
电磁干扰是通过导体或通过辐射产生的,很多电磁发射源,如光照、继电器、DC 电机和日光灯都可引起干扰。AC电源线、互连电缆、金属电缆和子系统的内部电路也都可能产生辐射或接收到不希望的信号。在高速数字电路中,时钟电路通常是宽带噪声的最大产生源。在快速DSP系统中,这些电路可产生高达300MHz 的谐波失真信号,在系统中应该把它们除掉。在数字电路中,最容易受影响的是复位线、中断线和控制线。
2 DSP中的传导性干扰
一种最明显能引起电路噪声的传播路径是经过导体。一条穿过噪声环境的导线可捡拾噪声,并把噪声送到另外电路而引起干扰。设计人员必须避免导线捡拾噪声,如噪声通过电源线进入电路后,若电源本身或连接到电源的其它电路是干扰源,则在电源线进入电路之前必须对其去耦。
3 DSP中的共阻抗耦合问题
当来自两个不同电路的电流流经一个公共阻抗时就会产生共阻抗耦合。阻抗上的压降由两个电路决定。来自两个电路的地电流流经共地阻抗,电路 1的地电位被地电流2调制,噪声信号或DC补偿经共地阻抗从电路2耦合到电路1。
4 DSP中的辐射耦合问题
经辐射产生的耦合通称串扰。串扰是由电流流经导体时产生的电磁场引起的,电磁场会在邻近的导体中感应出瞬态电流。
5 DSP中的辐射现象
辐射有两种基本类型:差分(DM)和共模(CM)两种模式。共模辐射或单极天线辐射是由无意的压降引起的,它使电路中所有的地连接抬高到系统地电位之上。就电场大小而言,CM辐射是比 DM辐射更为严重的问题。为使CM辐射最小,必须用切合实际的设计使共模电流降到零。
加载中...
shimx
3楼-- · 2019-07-16 15:35
DSP的硬件降噪技术:
(1)采用地和电源平板;
(2)平板面积要大,以便为电源去耦提供低阻抗;
(3)使表面导体最少;
(4)采用窄线条(4到8密耳)以增加高频阻尼和降低电容耦合;
(5)分开数字、模拟、接收器、发送器地/电源线;
(6)根据频率和类型分隔PCB上的电路;
(7)不要切痕PCB,切痕附近的线迹可能导致不希望的环路;
(8)采用叠层结构是对大多数信号整体性问题和EMC问题的最好防范措施,它能够做到对阻抗的有效控制,其内部的走线可形成易懂和可预测的传输线结构。且要密封电源和地板层之间的线迹;
(9)保持相邻激励线迹之间的间距大于线迹的宽度以使串扰最小;
(10)时钟信号环路面积应尽量小;
(11)高速线路和时钟信号线要短且要直接连接;
(12)敏感的线迹不要与传输高电流快速开关转换信号的线迹并行;
(13)不要有浮空数字输入,以防止不必要的开关转换和噪声产生;
(14)避免在晶振和其它固有噪声电路下面有供电线迹;
(15)相应的电源、地、信号和回路线迹要平行布景,以消除噪声;
(16)使时钟线、总线和片使能端与输入/输出线和连接器分隔开来;
(17)使路线时钟信号与I/O信号处于正交位置;
(18)为使串扰最小,线迹用直角交叉和散置地线;
加载中...
shimx
4楼-- · 2019-07-16 19:38
精彩回答 2 元偷偷看……
加载中...
dengdc
5楼-- · 2019-07-16 23:11
楼上关于电磁兼容的理论知识介绍的非常不错的。
加载中...
heweibig
6楼-- · 2019-07-17 00:52
串扰是由电流流经导体时产生的电磁场引起的,电磁场会在邻近的导体中感应出瞬态电流。
加载中...
上一页
1
2
3
下一页
一周热门
更多
>
相关问题
CPLD的方波输出
4 个回答
11个版本Quartus II 软件下载,安装包网盘合集,附教程,47G!
20 个回答
请大家帮忙到21IC发展大家谈支持我申请新版面
20 个回答
【通知】21ic中国电子网服务条款 (所有人员必读)
1 个回答
满载而归乙亥年,大展鸿途庚子年---集签赢好礼
20 个回答
携手ADI,踏上电子工程师之巅—车辆电气化视频,答题领奖!
1 个回答
如何提升论坛质量,看你了!
20 个回答
【最终名单】二姨家喊你来拿100份新年大礼啦~
20 个回答
相关文章
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
TI
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
DSP硬件方面的电磁兼容性:
电磁兼容性(EMC)包含系统的发射和敏感度两方面的问题。假若干扰不能完全消除,也要使干扰减少到最小。如果一个DSP系统符合下面三个条件,则该系统是电磁兼容的。(1) 对其它系统不产生干扰;(2) 对其它系统的发射不敏感;(3) 对系统本身不产生干扰。
1 DSP中的干扰主要来源
电磁干扰是通过导体或通过辐射产生的,很多电磁发射源,如光照、继电器、DC 电机和日光灯都可引起干扰。AC电源线、互连电缆、金属电缆和子系统的内部电路也都可能产生辐射或接收到不希望的信号。在高速数字电路中,时钟电路通常是宽带噪声的最大产生源。在快速DSP系统中,这些电路可产生高达300MHz 的谐波失真信号,在系统中应该把它们除掉。在数字电路中,最容易受影响的是复位线、中断线和控制线。
2 DSP中的传导性干扰
一种最明显能引起电路噪声的传播路径是经过导体。一条穿过噪声环境的导线可捡拾噪声,并把噪声送到另外电路而引起干扰。设计人员必须避免导线捡拾噪声,如噪声通过电源线进入电路后,若电源本身或连接到电源的其它电路是干扰源,则在电源线进入电路之前必须对其去耦。
3 DSP中的共阻抗耦合问题
当来自两个不同电路的电流流经一个公共阻抗时就会产生共阻抗耦合。阻抗上的压降由两个电路决定。来自两个电路的地电流流经共地阻抗,电路 1的地电位被地电流2调制,噪声信号或DC补偿经共地阻抗从电路2耦合到电路1。
4 DSP中的辐射耦合问题
经辐射产生的耦合通称串扰。串扰是由电流流经导体时产生的电磁场引起的,电磁场会在邻近的导体中感应出瞬态电流。
5 DSP中的辐射现象
辐射有两种基本类型:差分(DM)和共模(CM)两种模式。共模辐射或单极天线辐射是由无意的压降引起的,它使电路中所有的地连接抬高到系统地电位之上。就电场大小而言,CM辐射是比 DM辐射更为严重的问题。为使CM辐射最小,必须用切合实际的设计使共模电流降到零。
DSP的硬件降噪技术:
(1)采用地和电源平板;
(2)平板面积要大,以便为电源去耦提供低阻抗;
(3)使表面导体最少;
(4)采用窄线条(4到8密耳)以增加高频阻尼和降低电容耦合;
(5)分开数字、模拟、接收器、发送器地/电源线;
(6)根据频率和类型分隔PCB上的电路;
(7)不要切痕PCB,切痕附近的线迹可能导致不希望的环路;
(8)采用叠层结构是对大多数信号整体性问题和EMC问题的最好防范措施,它能够做到对阻抗的有效控制,其内部的走线可形成易懂和可预测的传输线结构。且要密封电源和地板层之间的线迹;
(9)保持相邻激励线迹之间的间距大于线迹的宽度以使串扰最小;
(10)时钟信号环路面积应尽量小;
(11)高速线路和时钟信号线要短且要直接连接;
(12)敏感的线迹不要与传输高电流快速开关转换信号的线迹并行;
(13)不要有浮空数字输入,以防止不必要的开关转换和噪声产生;
(14)避免在晶振和其它固有噪声电路下面有供电线迹;
(15)相应的电源、地、信号和回路线迹要平行布景,以消除噪声;
(16)使时钟线、总线和片使能端与输入/输出线和连接器分隔开来;
(17)使路线时钟信号与I/O信号处于正交位置;
(18)为使串扰最小,线迹用直角交叉和散置地线;
一周热门 更多>