关于28335中I2C的FIFO的问题

2019-03-24 08:51发布

最近才开始学I2C模块,关于I2C通信的FIFO,我有个困惑:
      假如DSP作为主机,希望发送或者接收的数据大于FIFO的深度,怎么处理呢?如果是等到FIFO发送为空,响应FIFO的中断之后,CPU向FIFO写入新的数据,那这段时间内,I2C引脚上不是发送了重复的数据吗?
      I2C和SCI又不一样,I2C在发一个有效的数据前,格式很多,又要发送从设备地址,又要发送数据存储地址,采用一个数据一个数据的发送,好像太不高效了,何况这样对CPU的利用也不高。
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
1条回答
elvike
1楼-- · 2019-03-24 10:37
那你可以再加一级缓存啊

一周热门 更多>

相关问题

    相关文章