请问FPGA信号在上电5秒内被设置为高阻态,应该怎么实现

2019-07-15 20:40发布

FPGA和DSP通过EMIF端口通信,但是DSP无法上电启动,必须要等待15秒左右,因为DSP固化在了FLSAH中,好像他们的引脚共用的,我想验证EMIF是不是在上电的时候对DSP串扰,导致DSP启动慢。下面是我写的代码,但是在接入这几行代码后,chipscope却抓取不到信号。

]Z8$YC59Z`U1[]9HKLS1]9I.png
4PUY`J6{RQRY(}[2DV6OSDQ.png
3VN84AQEI%]BBCT(AX$BOK3.png
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。