如何在FPGA的3.3VBANK中使用5V电压?

2019-07-15 20:47发布

恒温晶振供电是5V,输出是CMOS,如何接入到FPGA的3.3VBANK中
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
weilai123
1楼-- · 2019-07-15 20:55
你可以参考LVPECL怎么接入到LVDS等设计采取电阻网络匹配  
小新1999
2楼-- · 2019-07-16 01:58
 精彩回答 2  元偷偷看……
成长的小师弟
3楼-- · 2019-07-16 06:01
10MHz  精度是10ppb,稳定度是0.2ppb(-10~70℃),年老化率在30ppb,5V恒温晶振应该怎么兼容在电压3.3V上。
ggfx
4楼-- · 2019-07-16 10:21
沿要求不高,电阻分压法即可:5V电平,经1.6k+3.3k电阻分压,就是3.3V。
沿要求高,需要用专用电平转换芯片。例如:74LVC245等,这个需要去选型。
杀狼000
5楼-- · 2019-07-16 15:13
最好是换3.3V的型号       长期使用需求    建议各网络之间要匹配
x1aoMU
6楼-- · 2019-07-16 19:56
1、可以使用电平转换芯片
2、电阻分压
3、引脚接到MOS管输出3.3V电压

一周热门 更多>