专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
有谁知道并行前缀结构加法器的原理,急急急!!!
2019-07-15 22:35
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
9424
2
1159
本人刚接触
FPGA
方面的东西,老师让我设计一个模加法器,用并行前缀结构,但我怎么也看不明白它的原理,有木有哪位大神了解这方面的,求扫盲~~
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
2条回答
951414
1楼-- · 2019-07-16 00:33
随着微处理器运算速度的大幅度提高!对快速加法器的需求也越来越高"当45%6工艺进入深亚微米阶 段的时候!很多情况下!无论是在面积还是在时序上连线都起着决定性的作用"文章基于不同的>?@%工艺!针对三种不同结构的并行前缀加法器!在不同数据宽度的情况下进行性能比较!根据深亚微米下金属互连线对加法器性能的影响!挑选出适合深亚微米工艺的加法器结构"
众所周知!在高性能微处理器和$%&处理器中!二进制加法器的运算时间至关重要!加法运算常常处于高性能处理器运算部件的关键路径中"随着微处理器运算速度的大幅度提高!对快速加法器的需求也越来越高"因此!为了减少进位传输所耗的时间!提高计算速度!多年以来!人们提出了许多快速加法器结构!并且以不同的电路设计类型加以实现’#!"("为了进一步提高加法器的运算速度!提出了并行前缀加法器#&)*)++,+&*,-./011,*$结构’23!(%由于采用了简单的标准单元以及规则的内部连接!并行前缀加法器非常适合于45%6实现" 对于目前的并行前缀加法器而言!在逻辑层次已经最小的情况下!如何进一步提高加法器的性能是一个关键的问题"在影响性能的几个因素中!扇出&7)89:;$和连线长度在其中起了关键作用%当 45%6工艺进入深亚微米工艺阶段的时候!在很多情 况下!连线的作用无论是在面积还是在时序上都起 着决定性的作用’<!=(%因此!研究加法器中互连线的作用是非常有必要的% 本文基于不同的>?@%工艺’AB#C!D(AB#!!D( AB#2!D(以及EA8D!针对三种不同结构的并行前缀加法器’57结构’F(!GH结构’!(!以及H%结构’2(!在不 同数据宽度的情况下进行性能比较!根据深亚微米下金属互连线对加法器结构的影响!挑选出适合深亚微米工艺的加法器结构% "并行前缀加法器 对于并行前缀加法器!有如下定义’ 两个操作数!I"A"#BBB"#BBB"$J#K%I&A&#BBB&’BBB&$J#%其 中AL#LAJ#!AL’L$J#%同时有操作’ (#I"#M&#K)#I"#M&#K*#I"#&#AL#L$J#N#O 定义前缀操作)!*’N (#)
#O!N(#)
#OIN(#
+)#,(’)#)
’ OAL#L$J# N"O 因此!加法进位可以表示为’ -$ ) $J#)$J")$J2 +)")#)
A "#IN
( ) O$J#B N
()O$J"BN
()O$J2BN
( ) O$JFB,N
()O$J"BN
()O$J#BN
( ) O$JAB
N2O 并行前缀加法器的研究与实现 靳战鹏 沈绪榜罗旻 &西北工业大学计算机学院!陕西西安=#AA="$ 摘 要!随着微处理器运算速度的大幅度提高!对快速加法器的需求也越来越高"当45%6工艺进入深亚微米阶 段的时候!很多情况下!无论是在面积还是在时序上连线都起着决定性的作用"文章基于不同的>?@%工艺!针对三种不同结构的并行前缀加法器!在不同数据宽度的情况下进行性能比较!根据深亚微米下金属互连线对加法器性能的影响!挑选出适合深亚微米工艺的加法器结构"关键词!并行前缀加法器!H%结构!57结构!GH结构中图法分类号!P&2E 文献标识码!# 文章编号!$%""&’()%&!%%!$#"&AE"JAF #$%$&’()&*+,-./$-$*0&012*234&’&//$/4’$3156++$’ Q6RST)8*U,8VK%WXRY:*Z)8VK5[@?.8 &%T99+9->9DU:;,*%.,8,KR9*;T],^;,*8&9+_;,T8.)+[8.‘,*^.;_KY.+)8=#AA=">T.8)O 67%0’&(08a.;T;T,V*,);.8*,)^,9-;T,^U,,19-D91,*8D.*9U*9,^^9*^K;T,8,,19--)^;)11,*^Z,9D,^D9*,,/.* V,8;BaT,8;T,;,T89+9V_T)^V9;;T,^;)V,9-1,,U^:ZD.*98K;T,988,;.‘,].*,].++U+)_)8.DU9*;)8;*9+,,.;T,*.8;T,)*,)9*.8;T,;.D.8VBG)^,198‘)*.9:^>?@%;,T89+9V.,^bAB#C!DKAB#!!DKAB#2!D)81EA8DK;T.^;T,^.^D)c,^)U,*-9*D)8,9DU)*.^98].;T1.--,*,8;Z.;].1;T^K)81;T,8^,+,;^;T,)11,*)*T.;,;:*,-.;-9*1,,U^:ZD.*98;,T*89+9V_)\9*1.8V;9;T,.DU);9-988,;.‘,].*,^98)11,*U,*-9*D)8,.81,,U^:ZD.*98;,T89+9V_B9$:;2’+%8&)*)++,+U*,-./)11,*KH%)11,*K57)11,*KGH
)11,* 收稿日期,!%%!&%F&#F 基金项目,国防-十五*预研课题&F#2ACA#A#AC$ 西北工业大学研究生创业种子基金&S"AAFAA!A
#OIN(#
+)#,(’)#)
’ OAL#L$J# N"O 因此!加法进位可以表示为’ -$ ) $J#)$J")$J2 +)")#)
A "#IN
( ) O$J#B N
()O$J"BN
()O$J2BN
( ) O$JFB,N
()O$J"BN
()O$J#BN
( ) O$JA
加载中...
tastya
2楼-- · 2019-07-16 00:52
为什么这么多乱码啊。。。。看不懂啊
加载中...
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
基于FPGA的X射线安检设备控制器
2 个回答
CycolneIVGX核心板,可扩展PCIE,光纤接口,大家来鉴赏一下
6 个回答
关于VHDL或Verllog程序稳定性的问题
11 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
众所周知!在高性能微处理器和$%&处理器中!二进制加法器的运算时间至关重要!加法运算常常处于高性能处理器运算部件的关键路径中"随着微处理器运算速度的大幅度提高!对快速加法器的需求也越来越高"因此!为了减少进位传输所耗的时间!提高计算速度!多年以来!人们提出了许多快速加法器结构!并且以不同的电路设计类型加以实现’#!"("为了进一步提高加法器的运算速度!提出了并行前缀加法器#&)*)++,+&*,-./011,*$结构’23!(%由于采用了简单的标准单元以及规则的内部连接!并行前缀加法器非常适合于45%6实现" 对于目前的并行前缀加法器而言!在逻辑层次已经最小的情况下!如何进一步提高加法器的性能是一个关键的问题"在影响性能的几个因素中!扇出&7)89:;$和连线长度在其中起了关键作用%当 45%6工艺进入深亚微米工艺阶段的时候!在很多情 况下!连线的作用无论是在面积还是在时序上都起 着决定性的作用’<!=(%因此!研究加法器中互连线的作用是非常有必要的% 本文基于不同的>?@%工艺’AB#C!D(AB#!!D( AB#2!D(以及EA8D!针对三种不同结构的并行前缀加法器’57结构’F(!GH结构’!(!以及H%结构’2(!在不 同数据宽度的情况下进行性能比较!根据深亚微米下金属互连线对加法器结构的影响!挑选出适合深亚微米工艺的加法器结构% "并行前缀加法器 对于并行前缀加法器!有如下定义’ 两个操作数!I"A"#BBB"#BBB"$J#K%I&A&#BBB&’BBB&$J#%其 中AL#LAJ#!AL’L$J#%同时有操作’ (#I"#M&#K)#I"#M&#K*#I"#&#AL#L$J#N#O 定义前缀操作)!*’N (#)
#O!N(#)
#OIN(#
+)#,(’)#)
’ OAL#L$J# N"O 因此!加法进位可以表示为’ -$ ) $J#)$J")$J2 +)")#)
A "#IN
( ) O$J#B N
()O$J"BN
()O$J2BN
( ) O$JFB,N
()O$J"BN
()O$J#BN
( ) O$JAB
N2O 并行前缀加法器的研究与实现 靳战鹏 沈绪榜罗旻 &西北工业大学计算机学院!陕西西安=#AA="$ 摘 要!随着微处理器运算速度的大幅度提高!对快速加法器的需求也越来越高"当45%6工艺进入深亚微米阶 段的时候!很多情况下!无论是在面积还是在时序上连线都起着决定性的作用"文章基于不同的>?@%工艺!针对三种不同结构的并行前缀加法器!在不同数据宽度的情况下进行性能比较!根据深亚微米下金属互连线对加法器性能的影响!挑选出适合深亚微米工艺的加法器结构"关键词!并行前缀加法器!H%结构!57结构!GH结构中图法分类号!P&2E 文献标识码!# 文章编号!$%""&’()%&!%%!$#"&AE"JAF #$%$&’()&*+,-./$-$*0&012*234&’&//$/4’$3156++$’ Q6RST)8*U,8VK%WXRY:*Z)8VK5[@?.8 &%T99+9->9DU:;,*%.,8,KR9*;T],^;,*8&9+_;,T8.)+[8.‘,*^.;_KY.+)8=#AA=">T.8)O 67%0’&(08a.;T;T,V*,);.8*,)^,9-;T,^U,,19-D91,*8D.*9U*9,^^9*^K;T,8,,19--)^;)11,*^Z,9D,^D9*,,/.* V,8;BaT,8;T,;,T89+9V_T)^V9;;T,^;)V,9-1,,U^:ZD.*98K;T,988,;.‘,].*,].++U+)_)8.DU9*;)8;*9+,,.;T,*.8;T,)*,)9*.8;T,;.D.8VBG)^,198‘)*.9:^>?@%;,T89+9V.,^bAB#C!DKAB#!!DKAB#2!D)81EA8DK;T.^;T,^.^D)c,^)U,*-9*D)8,9DU)*.^98].;T1.--,*,8;Z.;].1;T^K)81;T,8^,+,;^;T,)11,*)*T.;,;:*,-.;-9*1,,U^:ZD.*98;,T*89+9V_)\9*1.8V;9;T,.DU);9-988,;.‘,].*,^98)11,*U,*-9*D)8,.81,,U^:ZD.*98;,T89+9V_B9$:;2’+%8&)*)++,+U*,-./)11,*KH%)11,*K57)11,*KGH
)11,* 收稿日期,!%%!&%F&#F 基金项目,国防-十五*预研课题&F#2ACA#A#AC$ 西北工业大学研究生创业种子基金&S"AAFAA!A
#OIN(#
+)#,(’)#)
’ OAL#L$J# N"O 因此!加法进位可以表示为’ -$ ) $J#)$J")$J2 +)")#)
A "#IN
( ) O$J#B N
()O$J"BN
()O$J2BN
( ) O$JFB,N
()O$J"BN
()O$J#BN
( ) O$JA
一周热门 更多>