ad9361+FPGA 发射问题,ODDR转换问题望大神解答

2019-07-15 23:06发布

2.PNG

tica, Arial, sans-serif">程序里,tx_data_oddr_s[l_inst]经OBUFDS输出两个正交的量,一路作为I(tx_data_out_p),一路作为Q(tx_data_out_n)进入AD9361输入引脚。应该是这么理解吧。。。那么为什么tx_data_out_p里要同时携带tx_data_p和它的正交量tx_data_n来作为I路呢。只携带tx_data_p量不行吗,毕竟是作为I路啊!!!这样做ODDR转换到底是什么意思,不是很明白AD9361内部DA转换的原理!!!!


求大神指点!!拜托~~~
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
5条回答
南盗
1楼-- · 2019-07-16 02:18
要知道ODDR的那些个输入,你就必须要看原语的文档,我最近也碰到了,但是建议lz去看一下x的文档,祝好运
fan09272033
2楼-- · 2019-07-16 05:06
南盗 发表于 2016-1-16 23:37
要知道ODDR的那些个输入,你就必须要看原语的文档,我最近也碰到了,但是建议lz去看一下x的文档,祝好运

好的,谢谢,同祝好远
nkc233
3楼-- · 2019-07-16 06:00
其实是这样的。ODDR,的意思就是把,I路的信号tx_data_p[5:0],在上升沿送出,Q路信号tx_data_n[5:0]在,下降沿送出。
然后将这6根信号变成6对差分信号输出,刚好是12根信号线,输进去AD9361里。
发条花
4楼-- · 2019-07-16 08:58
 精彩回答 2  元偷偷看……
zhq420923
5楼-- · 2019-07-16 14:53
tx_data_out_p和tx_data_out_n应该是一组查分信号吧,先输出I路差分,在输出Q路差分;ODDR是用来控制相位的吧,保证输出的IQ两路正交

一周热门 更多>