VHDL中怎么用语句实现在不同情况下对同一个信号赋不同值?

2019-07-15 23:12发布

比如实现五个按键功能,即一个复位按键,四个选择按键
当复位时,Q1,Q2分别赋初值;
   当 按下按键A,Q1加1;
       按下按键B,Q1减1;
       按下按键C,Q2加1;
       按下按键D,Q2减1;
我对A,B,C,D这四个触发用了四个进程,但是编译不通过,不能对同一信号赋值,希望前辈门帮帮忙,解决这个问题,在此先谢谢了
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
电子工程师2014
1楼-- · 2019-07-16 01:44
这个好难说啊
倾殇YOUMEA
2楼-- · 2019-07-16 04:24
电子工程师2014 发表于 2015-12-20 10:57
这个好难说啊

要实现这个很难吗?语句很复杂?我写的语句都没办法编译成功
zefengx68
3楼-- · 2019-07-16 05:00
 精彩回答 2  元偷偷看……
houxiaoxiao
4楼-- · 2019-07-16 07:50
你4个触发进程怎么写的,附件出来,帮你看一下
a422723959
5楼-- · 2019-07-16 11:26
对同一个信号肯定得在一个进程中赋值
always @(posedge clk or negedge rst_n)
        if(!rst_n)begin
                        Q1 <= 1'b0;
                        Q2 <= 1'b0;
                end
        else if(key_A == 1'b1)
                        Q1 <= Q1+1'b1;
        else if(key_B == 1'b1)
                        Q1 <= Q1-1'b1;
        else if(key_C == 1'b1)
                        Q2 <= Q2+1'b1;       
        else if(key_D == 1'b1)
                        Q2 <= Q2-1'b1;
倾殇YOUMEA
6楼-- · 2019-07-16 16:06
a422723959 发表于 2016-1-6 12:05
对同一个信号肯定得在一个进程中赋值
always @(posedge clk or negedge rst_n)
        if(!rst_n)begin

谢谢,已经解决了,我用的是VHDL

一周热门 更多>