FPGA设计光电编码器倍频电路10倍频及以上

2019-07-15 23:20发布

本帖最后由 1154286643 于 2015-11-2 17:30 编辑

哪位大哥会光电编码器倍频的啊?用于伺服电机的,现在要实现一个十倍频以上的电路,A相信号超前B相90度,用FPGA xilinx verilog,这里有个四倍频的例子:http://wenku.baidu.com/link?url= ... ZpWOXf7Q7gmCqC2ISXG 我看了还是不会设计,求大哥们指导指导,谢谢,感激!!!!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
2条回答
nxyzl
1楼-- · 2019-07-16 01:43
做一个N倍频的锁相环,将一相脉冲输入即可得到。
1154286643
2楼-- · 2019-07-16 06:42
nxyzl 发表于 2015-11-2 16:40
做一个N倍频的锁相环,将一相脉冲输入即可得到。

由于伺服系统中的码盘转速具有不可预见性、造成脉冲周期、具有不确定的特点,从而无法使用锁相环等常用倍频方案啊。。目前只能用其他方案,像四倍频方案这种或者其他方案了。

一周热门 更多>