数据采集卡

2019-07-15 23:22发布

本人想做一款8通道24位的数据采集卡,现在选型的24位AD芯片 数字信号是并行输出的,导致需要24*8个IO端口来接收数据,怎么样才能减少IO端口?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
runileking
1楼-- · 2019-07-16 01:14
可以选串行的AD,不过串行的速率会低一些,看你什么要求,如果只做这个功能,FPGA的引脚也够用了,三四百管脚的很常见啊
190595349@qq.co
2楼-- · 2019-07-16 02:45
如果没其他要求,可以试试换一个串口的AD芯片,这个并口管脚数没法少的哦,楼主
zorojw
3楼-- · 2019-07-16 03:20
如果对实时性要求不高的话,可以考虑轮询工作模式,这样只需要一组IO引脚即可。
郑青松001
4楼-- · 2019-07-16 07:36
要么就IO复用下喽。

一周热门 更多>