请大神求解啊!!!

2019-07-16 00:14发布

我有点关于复位信号rst_n不太理解
我现在用FPGA控制DAC输出波形,功能模块的输入是这样
module zhen_jing(pi_clk,rst_n,cout);
input pi_clk;
input rst_n;
输入时钟pi_clk上电就会有,那rst_n复位信号从哪里输入呢?

友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
10条回答
glace12123
1楼-- · 2019-07-17 03:37
可以自己定义一个内部复位模块,产生一个上电延时复位,但前提是这款FPGA上电后状态必须确定,比如寄存器默认全0。复位模块内部做一个计数器,上电开始计数,计满就让这个计数器保持住,然后内部的复位就释放掉
xiekaboy
2楼-- · 2019-07-17 07:18
 精彩回答 2  元偷偷看……
xiekaboy
3楼-- · 2019-07-17 11:23
glace12123 发表于 2015-1-16 23:47
可以自己定义一个内部复位模块,产生一个上电延时复位,但前提是这款FPGA上电后状态必须确定,比如寄存器默 ...

那我想通过开发板上的按键来复位,这要怎么实现呢?
xiekaboy
4楼-- · 2019-07-17 11:28
k331922164 发表于 2015-1-13 10:30
接到复位脚,或者自己写一个复位模块(就是一个计数,计几个脉冲,输出恒为高) ...

那我想通过开发板上的按键来复位,这要怎么实现呢?

一周热门 更多>