专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
FPGA
小白问题,紧急求助
2019-07-16 00:36
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
FPGA
1956
1
977
我利用quartus ip核生成了一个8192点fft文件,然后自己写了个测试文件,编译都通过了,但modelsim
仿真
的时候总是报错提示:
# ** Error: J:/1/fft8192.v(92): Module 'asj_fft_dualstream_fft_130' is not defined.
# Op
ti
mization failed
# Error loading design
求大神指点一下应该怎么解决一下。。。
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
1条回答
海阔天空_123
1楼-- · 2019-07-16 06:28
本帖最后由 海阔天空_123 于 2014-7-17 21:01 编辑
这是我写的测试代码,有没有大神能帮忙看看?编译都通过了,但仿真之后fft输出波形都没有。
`timescale 1ns/100ps
module test111(
clk,
counts,
count8192,
sink_real,
sink_sop,
sink_eop,
source_real,
source_imag,
source_valid,
sink_valid
);
output counts;
output count8192;
output clk;
output sink_valid;
output sink_real;
output sink_sop;
output sink_eop;output source_real;
output source_imag;
output source_valid;
reg reset_n;
reg sink_valid;
reg sink_sop;
reg sink_eop;
reg [23:0] source_real;
reg [23:0] source_imag;
reg source_eop;
reg [1:0] source_error;
reg [5:0] source_valid;
reg [5:0] source_exp;
reg clk;
reg [31:0]counts;
reg [31:0]count8192;
reg b;
reg [23:0] sink_real;//????
always #10 clk=~clk;
always@(posedge clk)
if(count8192<4096)
sink_real=0;
else
sink_real=1;//????
initial
begin
clk=0;
sink_valid=0;
sink_sop=0;
sink_eop=0;
count8192=0;
counts=0;
b=0;
reset_n=0;
#40 reset_n=1;
end
always@(posedge clk)
begin
if(counts==50000000)
counts<=0;
else
counts=counts+1;
if(sink_valid==1)
if(count8192==8191)
count8192<=0;
else
count8192<=count8192+1;
else
count8192=0;
end
//assign b=(counts==50000000)?1:0;
always@(posedge clk)
if(counts==50000000)
b=1;
else
b<=0;
always@(posedge b or negedge sink_eop)
sink_valid=~sink_valid;
always@(posedge sink_valid)
begin
sink_sop=1;
#20 sink_sop=0;
end
always@(posedge clk)
begin
if(count8192==8192)
sink_eop=1;
else
sink_eop=0;
end
fft8192 test_fft8192(
.clk(clk),
.reset_n(reset_n),
.inverse(1'b0),
.sink_valid(sink_valid),
.sink_sop(sink_sop),
.sink_eop(sink_eop),
.sink_real( sink_real ),
.sink_imag(24'b0),
.sink_error(2'b0),
.source_ready( 1'b1 ),
.sink_ready(sink_ready),
.source_error( ),
.source_sop( source_sop ),
.source_eop( ),
.source_valid( ),
.source_exp( ),
.source_real( source_real ),
.source_imag( source_imag )
);
endmodule
加载中...
一周热门
更多
>
相关问题
如何用FPGA驱动LCD屏?
5 个回答
请教一下各位专家如何用FPGA做eDP接口?
6 个回答
FPGA CH7301c DVI(显示器数字接口)没有数字输出
7 个回答
100颗FPGA的板子,开开眼界
6 个回答
求教自制最小系统版
10 个回答
基于FPGA的X射线安检设备控制器
2 个回答
CycolneIVGX核心板,可扩展PCIE,光纤接口,大家来鉴赏一下
6 个回答
关于VHDL或Verllog程序稳定性的问题
11 个回答
相关文章
嵌入式领域,FPGA的串口通信接口设计,VHDL编程,altera平台
0个评论
Xilinx的FPGA开发工具——ISE开发流程
0个评论
基于FPGA的详细设计流程
0个评论
干货分享,FPGA硬件系统的设计技巧
0个评论
一种通过FPGA对AD9558时钟管理芯片进行配置的方法
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
FPGA
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
这是我写的测试代码,有没有大神能帮忙看看?编译都通过了,但仿真之后fft输出波形都没有。
`timescale 1ns/100ps
module test111(
clk,
counts,
count8192,
sink_real,
sink_sop,
sink_eop,
source_real,
source_imag,
source_valid,
sink_valid
);
output counts;
output count8192;
output clk;
output sink_valid;
output sink_real;
output sink_sop;
output sink_eop;output source_real;
output source_imag;
output source_valid;
reg reset_n;
reg sink_valid;
reg sink_sop;
reg sink_eop;
reg [23:0] source_real;
reg [23:0] source_imag;
reg source_eop;
reg [1:0] source_error;
reg [5:0] source_valid;
reg [5:0] source_exp;
reg clk;
reg [31:0]counts;
reg [31:0]count8192;
reg b;
reg [23:0] sink_real;//????
always #10 clk=~clk;
always@(posedge clk)
if(count8192<4096)
sink_real=0;
else
sink_real=1;//????
initial
begin
clk=0;
sink_valid=0;
sink_sop=0;
sink_eop=0;
count8192=0;
counts=0;
b=0;
reset_n=0;
#40 reset_n=1;
end
always@(posedge clk)
begin
if(counts==50000000)
counts<=0;
else
counts=counts+1;
if(sink_valid==1)
if(count8192==8191)
count8192<=0;
else
count8192<=count8192+1;
else
count8192=0;
end
//assign b=(counts==50000000)?1:0;
always@(posedge clk)
if(counts==50000000)
b=1;
else
b<=0;
always@(posedge b or negedge sink_eop)
sink_valid=~sink_valid;
always@(posedge sink_valid)
begin
sink_sop=1;
#20 sink_sop=0;
end
always@(posedge clk)
begin
if(count8192==8192)
sink_eop=1;
else
sink_eop=0;
end
fft8192 test_fft8192(
.clk(clk),
.reset_n(reset_n),
.inverse(1'b0),
.sink_valid(sink_valid),
.sink_sop(sink_sop),
.sink_eop(sink_eop),
.sink_real( sink_real ),
.sink_imag(24'b0),
.sink_error(2'b0),
.source_ready( 1'b1 ),
.sink_ready(sink_ready),
.source_error( ),
.source_sop( source_sop ),
.source_eop( ),
.source_valid( ),
.source_exp( ),
.source_real( source_real ),
.source_imag( source_imag )
);
endmodule
一周热门 更多>