FPGA 外置复位电路怎么设计比较好?

2019-07-16 00:38发布

从Cyclone III handbook 上看,FPGA内部是包含POR, 即上电复位的,但是我习惯自己加一个reset。如果用电阻和电容搭建的reset电路,功能上是可以满足要求,但是这种电路好像不是很稳定。如果用max810之类的芯片实现reset功能,我有点担心,因为max810也是上电输出复位,而FPGA也是上电开始config,这两者会不会有冲突?有用过类似功能的朋友吗?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。