咨询关于timequest中launch edge和latch edge相同的问题

2019-07-16 00:42发布

各位大哥,最近小弟在写FPGA中遇到一个问题,我用PLL产生2个时钟,晶振是48M,PLL输出c0为50M,c1为32KHz,在timequest中报如附件图中的错误。from node            : pll_inst|altpll_component|auto_generated|pll1|clk[1];(这个应该是32Khz)
to node                : clk_32k_i;                                                                  (这个是32Khz输入到一个出发器的输入端)
launch clock         :pll_inst|altpll_component|auto_generated|pll1|clk[1];(这个应该是32Khz)
latch clock            : pll_inst|altpll_component|auto_generated|pll1|clk[0];(这个应该是50Mhz)
data arrival time    :0378
data required time:0.112
slack                     :-0.266(这里为负报错)
我在SDC文件中对PLL的约束用的derived_pll_clock.从图中可以看到launch 和 latch在时间上几乎是在一起的。求大侠指导。
image.jpg
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
2条回答
馨雨
1楼-- · 2019-07-16 03:34
这东西这么神奇啊,看不懂啊
鲁大花生油
2楼-- · 2019-07-16 08:08
楼主  你这个问题怎么解决的啊  我也遇到了  launch 与latch在一起的问题

一周热门 更多>