求解PMOS做模块电路电源开关时D极端电容放电电压等问题

2019-07-16 08:09发布

原理如图。
这两天遇到了这么一个情况,问题好几个:
1、MCU是刚刚焊上去的,没有程序,根据MCU硬件配置,该电路控制IO应该是三态。
2、给电路板上电,用万用表测D极电压约为1.6V,并逐渐上升,经过2-3分钟,VCC_BLK电压升至3.3V。
3、但,如果上电后先测S极电压(0V),再测D极电压,不需要经过2-3分钟时间,而是直接3.3V。
以上情况,为什么在控制IO为三态的情况下,D极会出现这样的情况?

4、断电瞬间,还是万用表测,D极电压0.2V,并逐渐下降。
现在这个电路D极电容还很小,但如果是470uF这样的大电容呢?有必要并联一个放电电阻(470R)吗?可电路正常工作时,放电电阻带来的电流消耗呢?特别是电池供电的情况。

5、将控制IO线上串的电阻焊除,即断开控制IO。给电路板上电(G极悬空,S极3.3V),测得D极电压约1V。
为什么D极会有电压?
以上,谢谢各位。

1.png
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
12条回答
冰箱洗衣机
1楼-- · 2019-07-16 11:01
 精彩回答 2  元偷偷看……
lifei639156
2楼-- · 2019-07-16 14:22
1、这个MOS管门限电压是0.9V。2、不管是悬空还是三态,我认为都不会使MOS管开启,VGS电压不达标。问题是,D极有电压呀,怎么回事?
冰箱洗衣机
3楼-- · 2019-07-16 18:25
你的观点 是如果G极悬空,则无法满足Vgs 为负的XX情况。
这个观点是建立在理想的PMOS上。而实际是G和S之间有寄生电容。然后扯出一堆什么“米勒效应”Zzzzz的。
我的观点就是你设计的电路不应该让PMOS出现G极悬空和三态
lifei639156
4楼-- · 2019-07-16 21:57
再说明一下,这个问题是非常好解决的。在这里,只是讨论下MOS的特性,是什么特性导致这样的问题出现?!
hjhdf
5楼-- · 2019-07-17 02:19
PMOS的G、S 端要并联一个较大电阻(比如100K),让MOS管处于一个确定的状态,这样你量的才准确! 开关频率太快还要并一个电容,对MOS管保护寿命和EMC有好处。
fhdgxfvx
6楼-- · 2019-07-17 03:42
 精彩回答 2  元偷偷看……

一周热门 更多>