谢谢大家!电路中有多级运放处理,输入阻抗的高低设置???,

2019-07-16 11:04发布

项目需要采集uV级的电压信号,其中在AD之前的信号处理电路流程如下图。问题:我在电压跟随器中选择了AD8671(3.5GΩ),那么在后续的前级放大、滤波器、后级放大还需要设计高输入阻抗的运放电路吗?
大致流程图 大致流程图
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
aylboy0001
1楼-- · 2019-07-16 13:00
原则上前级最好是采用高输入阻抗,低噪声的放大器,主要原因是如果输入阻抗比较低的话,会导致输入信号分压后衰减增大,等同于增加了系统噪声系数,根据噪声级联公式,前级的影响更大,越到后级影响会减小,所以前面2-3级选用高阻抗,后面相对要求就没那么严苛
dh635335584
2楼-- · 2019-07-16 15:31
aylboy0001 发表于 2018-4-20 15:28
原则上前级最好是采用高输入阻抗,低噪声的放大器,主要原因是如果输入阻抗比较低的话,会导致输入信号分压后衰减增大,等同于增加了系统噪声系数,根据噪声级联公式,前级的影响更大,越到后级影响会减小,所以前面2-3级选用高阻抗,后面相对要求就没那么严苛 ...

谢谢你,那,有没有这样的情况,前两三级的输入阻抗过高了,会导致电路中,电流过小,而无法驱动电路呢
dh635335584
3楼-- · 2019-07-16 16:05
谢谢你,那请问下,如果几级的阻抗都很高,会不会造成电路中电流过小,而不能驱动运放呢
xiaxingxing
4楼-- · 2019-07-16 18:58
 精彩回答 2  元偷偷看……

一周热门 更多>