正边沿触发器为何在下降沿也会触发?

2019-07-16 11:55发布

最近使用74LVC1G74进行电路设计,按照规格书所说,该产品是positive edge trigger 但是在实际测试当中,发现CP不论是上升沿还是下降沿,都会将D端输出给Q。这让我很费解。
真值表
真值表

电路连线图
电路连线图CLK就是CP

QQ截图20171124104447.jpg

实际测试波形。黄线是D输入端,蓝线是CP信号,白线是触发器输出Q

可以看到,蓝线不论是上升沿还是下降沿,都会将黄线的电平信号传递给Q。这还能叫上升沿触发器吗?还是 我选的芯片不对?
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
5条回答
aylboy0001
1楼-- · 2019-07-16 13:52
芯片应该没问题的,但是看楼主你的电路,VCC这些都没滤波之类的,所以考虑可能是一些干扰之类的导致的CP失效,可以尝试加一些滤波电路试试
猴子啊
2楼-- · 2019-07-16 15:59
 精彩回答 2  元偷偷看……
猴子啊
3楼-- · 2019-07-16 16:33
猴子啊 发表于 2017-11-25 12:04
SD RD 接low,数据手册上 SD RD注释是这样的asynchronous reset-direct input (active LOW)

可以尝试一下。 另外接高电平应该要保护一下芯片
xiaxingxing
4楼-- · 2019-07-16 21:54
SD  RD  低电平有效
2050176606
5楼-- · 2019-07-17 01:12
顶一下。。。。。。。。。。。。。。。。。。

一周热门 更多>