专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
电路设计
求大神回答一下,R40,R34的电阻作用是什么?对右边的晶振U19有什么作用?
2019-07-16 12:33
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
电路设计
7215
8
1114
求大神回答一下,晶振U19旁边的R40,R34的电阻作用是什么?为什么取值是这样大的?左边IC是16bitMCU,型号是MB96F646RBPMC-GSE1
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
8条回答
太子的空间
1楼-- · 2019-07-16 14:41
和晶振串联的电阻常用来预防晶振被过分驱动。晶振过分驱动的后果是将逐渐损耗减少晶振的接触电镀,这将引起频率的上升,并导致晶振的早期失效,又可以讲drive level调整用。用来调整drive level和发振余裕度。晶振输入输出连接的电阻作用是产生负反馈,保证放大器工作在高增益的线性区,一般在M欧级,输出端的电阻与负载电容组成网络,提供180度相移,同时起到限流的作用,防止反向器输出对晶振过驱动,损坏晶振。
电阻的作用是将电路内部的反向器加一个反馈回路,形成放大器,当晶体并在其中会使反馈回路的交流等效按照晶体频率谐振,由于晶体的Q值非常高,因此电阻在很大的范围变化都不会影响输出频率。过去,曾经试验此电路的稳定性时,试过从100K~20M都可以正常启振,但会影响脉宽比的。
Xin和Xout的内部一般是一个施密特反相器,反相器是不能驱动晶体震荡的.因此,在反相器的两端并联一个电阻,由电阻完成将输出的信号反向 180度反馈到输入端形成负反馈,构成负反馈放大电路.晶体并在电阻上,电阻与晶体的等效阻抗是并联关系,自己想一下是电阻大还是电阻小对晶体的阻抗影响小大?
下图所示的一个晶振电路中,
电路在其输出端串接了一个2M欧姆的电阻,在其输出端和输入端之间接了一个10M欧姆的电阻,这是由于连接晶振的芯片端内部是一个线性运算放大器,将输入进行反向180度输出,晶振处的负载电容电阻组成的网络提供另外180度的相移,整个环路的相移360度,满足振荡的相位条件,同时还要求闭环增益大于等于1,晶体才正常工作。
晶体的Q值非常高, 如何理解Q值高呢? 晶体的串联等效阻抗是 Ze = Re + jXe, Re<< |jXe|, 晶体一般等效于一个Q很高很高的电感,相当于电感的导线电阻很小很小。Q一般达到10^-4量级。为了避免信号太强打坏晶体的。电阻一般比较大,一般是几百K。串进去的电阻是用来限制振荡幅度的,并进去的两颗电容根据LZ的晶振为几十MHZ一般是在20~30P左右,主要用与微调频率和波形,并影响幅度,并进去的电阻就要看 IC spec了,有的是用来反馈的,有的是为过EMI的对策 。可是转化为 并联等效阻抗后,Re越小,Rp就越大,这是有现成的公式的。晶体的等效Rp很大很大。外面并的电阻是并到这个Rp上的,于是,降低了Rp值 -----> 增大了Re -----> 降低了Q。
通过精确的分析还可以知道,对频率也会有很小很小的影响。
最后让我总结下晶振串联电子和并联电阻的四大作用:
1、电阻取值影响波形的脉宽。
2、并联降低谐振阻抗,使谐振器易启动;
3、配合IC内部电路组成负反馈、移相,使放大器工作在线性区;
4、限流防止谐振器被过驱 最佳答案
加载中...
honglincolin
2楼-- · 2019-07-16 19:10
重新发了张图片
加载中...
李春明
3楼-- · 2019-07-16 21:43
这种接法的图还是第一次见
加载中...
chenwei6991627
4楼-- · 2019-07-16 23:47
精彩回答 2 元偷偷看……
加载中...
太子的空间
5楼-- · 2019-07-17 04:38
谢谢支持,以后要多多交流,相互学习
加载中...
a06041114
6楼-- · 2019-07-17 08:34
太子的空间 发表于 2017-7-26 09:11
谢谢支持,以后要多多交流,相互学习
牛,分析的真好,我只知道并联M欧级电阻是为了容易晶振起振(还是经验之谈不懂其中原理),串联电阻没见过,就更不明白了
加载中...
1
2
下一页
一周热门
更多
>
相关问题
如何打开.DDB后缀的文件
2 个回答
关于AD20 使用出现GPU设备暂停提示
1 个回答
[求助]什么是振荡器?
3 个回答
武汉大学电子科学与技术系2009年工程硕士研究生(集成电路工程和电子与通信工程)招
1 个回答
有做激光测距或相关产品的同行请加入这个群,交流一下技术经验
4 个回答
[推荐]国家制定并执行的电路术语与技术质量标准大全。
1 个回答
Sequential Logic Design principles--时序逻辑设计原则
15 个回答
一个PNP三极管的问题
3 个回答
相关文章
DXP,AD不用新建PCB完美解决 Unknown Pin 和Failed to add class
0个评论
protel Altium Designer的使用总结:覆铜 打印 设置 netlable 快捷键等
0个评论
0805,0603,1206这些封装的名字是什么来的
0个评论
这些机房布线规范你都知道吗
0个评论
AD18集成库无法使用解决办法
0个评论
PCB设计中专业英译术语之综合词汇(基础介绍)
0个评论
PCB设计中的电源信号完整性的考虑
0个评论
PCB-从零开始
0个评论
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
电路设计
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
电阻的作用是将电路内部的反向器加一个反馈回路,形成放大器,当晶体并在其中会使反馈回路的交流等效按照晶体频率谐振,由于晶体的Q值非常高,因此电阻在很大的范围变化都不会影响输出频率。过去,曾经试验此电路的稳定性时,试过从100K~20M都可以正常启振,但会影响脉宽比的。
Xin和Xout的内部一般是一个施密特反相器,反相器是不能驱动晶体震荡的.因此,在反相器的两端并联一个电阻,由电阻完成将输出的信号反向 180度反馈到输入端形成负反馈,构成负反馈放大电路.晶体并在电阻上,电阻与晶体的等效阻抗是并联关系,自己想一下是电阻大还是电阻小对晶体的阻抗影响小大?
下图所示的一个晶振电路中,
电路在其输出端串接了一个2M欧姆的电阻,在其输出端和输入端之间接了一个10M欧姆的电阻,这是由于连接晶振的芯片端内部是一个线性运算放大器,将输入进行反向180度输出,晶振处的负载电容电阻组成的网络提供另外180度的相移,整个环路的相移360度,满足振荡的相位条件,同时还要求闭环增益大于等于1,晶体才正常工作。
晶体的Q值非常高, 如何理解Q值高呢? 晶体的串联等效阻抗是 Ze = Re + jXe, Re<< |jXe|, 晶体一般等效于一个Q很高很高的电感,相当于电感的导线电阻很小很小。Q一般达到10^-4量级。为了避免信号太强打坏晶体的。电阻一般比较大,一般是几百K。串进去的电阻是用来限制振荡幅度的,并进去的两颗电容根据LZ的晶振为几十MHZ一般是在20~30P左右,主要用与微调频率和波形,并影响幅度,并进去的电阻就要看 IC spec了,有的是用来反馈的,有的是为过EMI的对策 。可是转化为 并联等效阻抗后,Re越小,Rp就越大,这是有现成的公式的。晶体的等效Rp很大很大。外面并的电阻是并到这个Rp上的,于是,降低了Rp值 -----> 增大了Re -----> 降低了Q。
通过精确的分析还可以知道,对频率也会有很小很小的影响。
最后让我总结下晶振串联电子和并联电阻的四大作用:
1、电阻取值影响波形的脉宽。
2、并联降低谐振阻抗,使谐振器易启动;
3、配合IC内部电路组成负反馈、移相,使放大器工作在线性区;
4、限流防止谐振器被过驱 最佳答案
牛,分析的真好,我只知道并联M欧级电阻是为了容易晶振起振(还是经验之谈不懂其中原理),串联电阻没见过,就更不明白了
一周热门 更多>