2019-07-16 13:18发布
王栋春 发表于 2017-4-12 20:47 这个Q2基极不会有电压的
依样画葫芦 发表于 2017-4-12 21:30 那当输入为高电平时输出不还是高电平吗,我觉得是不是应该在Q2的基极加上拉呢?
JQ_Lin 发表于 2017-4-12 14:35 所谓高电平,即为等于或接近VCC。 发射极输入在VCC,基极无电流,电阻上无压降,所以基极和发射极同电位,同在VCC上,Q1截止。
王栋春 发表于 2017-4-12 21:33 你分析的输出的确如此 至于上拉电阻 感觉没有必要
依样画葫芦 发表于 2017-4-12 21:33 Q1截止那Q1的集电极什么电平呢?哪个原理图会不会有错呢
最多设置5个标签!
那当输入为高电平时输出不还是高电平吗,我觉得是不是应该在Q2的基极加上拉呢?
你分析的输出的确如此 至于上拉电阻 感觉没有必要
Q1截止那Q1的集电极什么电平呢?哪个原理图会不会有错呢
这是我在一个资料中看到的,输入低电平输出是高电平,但输入如果是高电平,我感觉有点怪啊,前辈能不能分析下,谢谢哈
输入高电平,Q1截止,集电极相当于开路,不为Q2基极注入电流,故Q2截止,。。。。。。
最后结果不是反相,是同相缓冲门啊!
补充内容 (2017-4-13 14:43):
错了,我们忽略了一个细节!电路没有错。
等下,重新发帖。
一周热门 更多>