2019-07-16 13:18发布
JQ_Lin 发表于 2017-4-13 15:17 错了,我们忽略了一个细节!非门内部逻辑图没有错。 输入高电平时,误以为发射结没有电位差,貌似Q1截止,其集电极开路,导致Q2截止,......,如此下去,错误地得到了同相输出的关系。
依样画葫芦 发表于 2017-4-21 11:35 你的意思是Q1截止时,发射极反偏,但集电结正偏,Q1的基极和集电极并没有断开,而是导通的,所以Q2的发射极并不是悬空的,这样理解对吗。我之前以为Q1截止,那么Q1的基极跟发射极和集电极都是相当于开路的状态
最多设置5个标签!
哈哈,经你这么一说,才想起来,原来把集电结给忘记了,谢谢!
刚开始,我的错误思路是:
输入高电平时(所谓高电平,理论上等于或接近VCC),即Q1发射极输入在VCC上,基极无电流,电阻上无压降,所以基极和发射极同在VCC电平上,Q1截止,其集电极相当于悬空开路,不能为Q2基极注入电流,导致Q2截止,......,如此下去,错误地得出了同相输出的关系。
重新表述一下:
实际上,输入高电平(哪怕不十分接近VCC)时,Q1的发射结不会有正偏出现,或者仅有很小的正偏。这种情况下,发射结不起任何作用,就好像失效、不存在了一样。而其集电结却同(左上角的)基极电阻、Q2发射结、Q4发射结顺向串联,从VCC电源获得了正向偏置。正因为如此,正向偏置电流在基极电阻上产生了压降,基极电位下降,发射结才有了反偏!
一周热门 更多>