为什么电源输入处要放一个滤波电容?

2019-07-16 13:18发布

如图红框所示。
一直有个疑问,今天鼓起勇气问出来。就是这个电路的滤波电容为什么要用这个数量和容值,其中的道理是什么?
如果我来设计这个电路,基本上是:左边框放一个104;右边框也放一个104,最多加个10u的电容。根本不会做成这样。
我当然知道如图示处理会得到一个更干净的电源,问题是有必要么?在入口做这么精细的设计有必要么?不是只要在具体电路/芯片处做好去耦就可以了么?

4.jpg
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
zhuzb0754
1楼-- · 2019-07-16 13:33
 精彩回答 2  元偷偷看……
学生物的程序猿
2楼-- · 2019-07-16 15:21
小电容去高频干扰,大电容串联小电阻目的是降低整个电容的Q值,防止上电瞬间和电感合作感生出较大震荡电压,PMOS主要是缓启,后面的电容大小主要看你负载的需求,比如抽取电流的斜率和允许的瞬态压降
wuli北
3楼-- · 2019-07-16 20:54
先谢谢你的回答。对于这个电路的各部分的作用,大概是清楚的。我真真的问题在电容数量的安排和容值的选择上,在计算上。(
学生物的程序猿
4楼-- · 2019-07-17 02:14
挂载电容的大小和数量都是和后端的负载有直接关系的
wuli北
5楼-- · 2019-07-17 04:23
这个是电源的入口,要说负载的话,就是后面整个电路系统,那太复杂了,根本说不清啊。
dfgsdf
6楼-- · 2019-07-17 07:46
按我说,这种配置并非就是合理的。
两个相同容值的电容并联,不如不同容值并联得到的阻搞更小,去耦频率范围更宽。
电容的作用就是给电源和地回路之间提供一个低阻抗路径,阻抗越小越好。
C=Q/U=delta It/delta U, 当delta I 很大时,要想delta U很小,就必须C很大,这是时域上的理论依据。
频域上看,电流的波动必然引起某些频谱上出现信号,想不让这些信号传导出去,就得想办法把这些频率信号短路到地,选一种谐振频率正好落在这种频率上的电容,使之对地呈现低阻抗。大电容谐振在较低的频率,小电容谐振在较高的频率。对电容来说,ESL,ESR越小越好。

一周热门 更多>