光耦未完全打开

2019-07-16 14:37发布

隔离光耦未打开时,输出高电平接近5V,但是导通后,却只拉低2.5V,怎么回事,P521光耦
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
whl_458
1楼-- · 2019-07-17 18:15
ENABLE的引脚是不是内部带下拉电阻啊,如果带下拉电阻就会造成分压的
13545876048
2楼-- · 2019-07-17 20:29
ws070109 发表于 2016-9-12 11:37
不同型号的IC, IO口的阻态不完全相同,有的上拉,有的下拉。。。你应该明白我的意思吧?

我明白啊,但是这个测试版上的说明就是,如果REF接5V电源,(REF-)就是接地有效,对方技术支持说是光耦未完全打开,
13545876048
3楼-- · 2019-07-18 00:59
whl_458 发表于 2016-9-12 11:38
ENABLE的引脚是不是内部带下拉电阻啊,如果带下拉电阻就会造成分压的

我看看芯片内部结构吧
13545876048
4楼-- · 2019-07-18 02:11
 精彩回答 2  元偷偷看……
ws070109
5楼-- · 2019-07-18 03:54
本帖最后由 ws070109 于 2016-9-12 13:49 编辑
13545876048 发表于 2016-9-12 11:42
我明白啊,但是这个测试版上的说明就是,如果REF接5V电源,(REF-)就是接地有效,对方技术支持说是光耦未完全打开,

技术支持有时候说的都不完全是对的。
1.你先量量看不同IC的EN 对地阻值,
2.再看看IC数据手册,
3.然后换颗新的光耦,
4.不行再加大Vcc或把FRE+改为3.3V,以及改小R17、增大R14阻值。
13545876048
6楼-- · 2019-07-18 04:58
ws070109 发表于 2016-9-12 11:50
技术支持有时候说的都不完全是对的。
1.你先量量看不同IC的EN 对地阻值,
2.再看看IC数据手册,

这直接是PCB板,不好改电路

一周热门 更多>