关于CPU的I/O接到其他芯片的配置脚的设计方式

2019-07-16 15:31发布

请教大家一个问题:做电路原理图设计时,CPU的I/O接到其他芯片的配置引脚时一般采用何种设计方式?有何设计规则?
例:STM32F103VET的I/O接到一款SRAM(IS62WV51216BLL)的配置脚(WE, CS1,  OE,  LB,  UB)上,I/O为配置脚提供高或低两种状态,以下两种方式是否合理或有无相关设计资料可供参考?
1)中间串入电阻,用于限流?
设计1.png
2)配置脚前下拉电阻
设计2.png
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
tiantianxinqing
1楼-- · 2019-07-16 18:37
  第一种电阻是减小信号过冲的,一般在100欧姆一下,多为22欧姆
  第二种要参考SRAM的需求,下拉保证的是在CPU未配置情况下为低,配置之后按CPU输出来。这种电阻一般用10K左右
  芯片之间的I/O连接要确保只有一个输出,否则电平冲突会造成芯片损坏 最佳答案
暗香_lv
2楼-- · 2019-07-16 23:05
no answer,  
又思考了一下,个人认为应是这样的:
如芯片手册中对配置脚有特殊要求(如要求下拉电阻等),则按照芯片手册要求来设计,如无具体要求,则直接相连即可。不过考虑到后面板级调试,还是建议在I/O 和 配置脚间加一个0ohm或小阻值电阻。
wywjwx
3楼-- · 2019-07-17 04:49
 精彩回答 2  元偷偷看……
暗香_lv
4楼-- · 2019-07-17 09:51
tiantianxinqing 发表于 2016-5-5 21:50
第一种电阻是减小信号过冲的,一般在100欧姆一下,多为22欧姆
  第二种要参考SRAM的需求,下拉保证的是在CPU未配置情况下为低,配置之后按CPU输出来。这种电阻一般用10K左右
  芯片之间的I/O连接要确保只有一个输出,否则电平冲突会造成芯片损坏 ...

谢谢,芯片之间I/O状态冲突的问题是由软件决定的吧?请问硬件设计时需要特别处理吗?
tiantianxinqing
5楼-- · 2019-07-17 14:39
暗香_lv 发表于 2016-5-6 09:56
谢谢,芯片之间I/O状态冲突的问题是由软件决定的吧?请问硬件设计时需要特别处理吗?

   是软件决定的,硬件设计时在不确定的信号 引脚多放0欧电阻保证设计有误时能进行修改。同时多跟软件设计人员沟通
暗香_lv
6楼-- · 2019-07-17 16:25
tiantianxinqing 发表于 2016-5-7 22:33
是软件决定的,硬件设计时在不确定的信号 引脚多放0欧电阻保证设计有误时能进行修改。同时多跟软件设计人员沟通

明白了,谢谢。

一周热门 更多>