2019-07-16 15:31发布
tiantianxinqing 发表于 2016-5-5 21:50 第一种电阻是减小信号过冲的,一般在100欧姆一下,多为22欧姆 第二种要参考SRAM的需求,下拉保证的是在CPU未配置情况下为低,配置之后按CPU输出来。这种电阻一般用10K左右 芯片之间的I/O连接要确保只有一个输出,否则电平冲突会造成芯片损坏 ...
暗香_lv 发表于 2016-5-6 09:56 谢谢,芯片之间I/O状态冲突的问题是由软件决定的吧?请问硬件设计时需要特别处理吗?
tiantianxinqing 发表于 2016-5-7 22:33 是软件决定的,硬件设计时在不确定的信号 引脚多放0欧电阻保证设计有误时能进行修改。同时多跟软件设计人员沟通
最多设置5个标签!
第二种要参考SRAM的需求,下拉保证的是在CPU未配置情况下为低,配置之后按CPU输出来。这种电阻一般用10K左右
芯片之间的I/O连接要确保只有一个输出,否则电平冲突会造成芯片损坏 最佳答案
又思考了一下,个人认为应是这样的:
如芯片手册中对配置脚有特殊要求(如要求下拉电阻等),则按照芯片手册要求来设计,如无具体要求,则直接相连即可。不过考虑到后面板级调试,还是建议在I/O 和 配置脚间加一个0ohm或小阻值电阻。
谢谢,芯片之间I/O状态冲突的问题是由软件决定的吧?请问硬件设计时需要特别处理吗?
是软件决定的,硬件设计时在不确定的信号 引脚多放0欧电阻保证设计有误时能进行修改。同时多跟软件设计人员沟通
明白了,谢谢。
一周热门 更多>