430 UCS 疑问

2019-03-24 11:51发布

本帖最后由 zzbaizhi 于 2014-2-20 15:09 编辑

360截图20140220143908187.jpg
如图所示,设置好FLLD和N的值根据公式不就可以得到DCO的频率吗,UCSCTL1 = DCORSEL_3 这一句的作用是什么?
此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
qinkaiabc
1楼-- · 2019-03-24 18:55
< DCO模块详解
DCO模块在MSP430F5XX系列芯片中非常重要,因为从MSP430F4XX开始,MSP430引用了FLL模块,FLL即锁相环,可以通过倍频的方式提高系统时钟频率,进而提高系统的运行速度。
DCO模块运行需要参考时钟REFCLK,REFCLK可以来自REFOCLK、XT1CLK和XT2CLK,通过UCSCTL3的SELREF选择,默认使用的XT1CLK,但如果XT1CLK不可用则使用REFOCLK。
DCO模块有两个输出时钟信号,级DCOCLK和DCOCLKDIV,其中,倍频计算公式如下:
  1. DCOCLK = D*(N+1)*(REFCLK/n)
  2. DCOCLKDIV = (N+1)*(REFCLK/n)
复制代码
其中:
n即REFCLK输入时钟分频,可以通过UCSCTL3中的FLLCLKDIV设定,默认为0,也就是不分频;
D可以通过UCSCTL2中的FLLD来设定,默认为1,也就是2分频;
N可以通过UCSCTL2中的FLLN来设定,默认值为32。
所以,系统上电后如果不做任何设置,DCOCLK的实际值为2097152,DCOCLKDIV的实际值为1048576。
另外,配置芯片工作频率还需要配置DCORSEL和DCOx,DCORSEL和DCOx的具体作用如下:
DCORSEL位于UCSCTL1控制寄存器中的4到6位,共3位,将DCO分为8个频率段。
DCOx位于UCSCTL0中的8到12位,共5位,将DCORSEL选择的频率段分为32个频率阶,每阶比前一阶高出约8%,该寄存器系统可以自动调整,通常配置为0。
DCORSEL和DCOx值的具体作用可以参考MSP430F5529的数据手册,阅读该手册相关部分可以找到如下表格:
20131226100041625.jpg

可以见,DCORESL的频率调节范围大致如下:
  1. DCORSEL = 0的调节范围约为0.20~0.70MHZ;
  2. DCORSEL= 1的调节范围约为0.36~1.47MHZ;
  3. DCORSEL = 2的调节范围约为0.75~3.17MHZ;
  4. DCORSEL = 3的调节范围约为1.51~6.07MHZ;
  5. DCORSEL = 4的调节范围约为3.2~12.3MHZ;
  6. DCORSEL = 5的调节范围约为6.0~23.7MHZ;
  7. DCORSEL = 6的调节范围约为10.7~39.7MHZ;
  8. DCORSEL = 7的调节范围约为19.6~60MHZ。
复制代码


qinkaiabc
2楼-- · 2019-03-24 23:52
< :TI_MSP430_内容页_SA7 --> MSP430-时钟.zip (3 MB, 下载次数: 6) 2014-2-20 15:27 上传 点击文件名下载附件


zzbaizhi
3楼-- · 2019-03-25 01:15
 精彩回答 2  元偷偷看……
羽翼之杨勇0102
4楼-- · 2019-03-25 02:49
DCORSEL = 3的调节范围约为1.51~6.07MHZ

一周热门 更多>

相关问题

    相关文章