我的差分对模型不对,怎么更新到PCB呢?

2019-07-16 23:34发布


请教各位 我的差分对模型不对 我主要原理图中调整了管脚位置 请问这种情况怎么更新到PCB呢?我导入网表这个就是不变我的差分对模型不对 我主要原理图中调整了管脚位置
请问这种情况怎么更新到PCB呢?
我导入网表这个就是不变
请问这种情况怎么更新到PCB呢?.jpg



友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
6条回答
carey123
1楼-- · 2019-07-17 03:43
这个最小就看PCB生产和压接的一个工艺问题,相对来讲,如果速率比较高的话,PAD小点会好点,anti-pad大点,至于具体多少,要结合连接器进行仿真测试对比之后才能知道
你这是想干什么呢
rosa
2楼-- · 2019-07-17 08:19
carey123 发表于 2015-1-30 09:44
这个最小就看PCB生产和压接的一个工艺问题,相对来讲,如果速率比较高的话,PAD小点会好点,anti-pad大点, ...

我网络表在约束文件里面感觉没更新
carey123
3楼-- · 2019-07-17 13:08
rosa 发表于 2015-2-2 09:42
我网络表在约束文件里面感觉没更新

不知道哦
rosa
4楼-- · 2019-07-17 17:36
 精彩回答 2  元偷偷看……
carey123
5楼-- · 2019-07-17 22:06
rosa 发表于 2015-2-2 09:42
主要有模型定义的信号   我中途更改了原理图管脚位置

你看看是不是没有改成功
rosa
6楼-- · 2019-07-18 02:46
carey123 发表于 2015-2-2 09:43
你看看是不是没有改成功

导入后CM里面原来约束的文件就有错位情况 导入网表是对了的



没事了  后来我把模型更新了 然后重命名了CM约束名
最开始我没办法 直接新建的brd重新摆放的

一周热门 更多>