求助!改了cadence原理图,导入到Allegro中,结果板子白画,求正确姿势!

2019-07-17 07:57发布

最初的步骤,对原理图进行DRC检查,没问题,然后tools →creat neilist,生成网表。然后在allegro中,import  然后选择logic将网表文件进行导入,画一个矩形的package routin,然后quickplace。




后来!
发现原理图中有3根线连反,按照同样的方式,结果一导炸了!画完的板子效果全没了。
后来由于电脑出了点问题,我就一直没去试。我估计就是在orcad如上图的设置里,选中Create or Update PCB Editor Board,然后Place Changed的复选框里选择never。这样是不是就起到了update的更新效果,然后是不是在allegro中就不用quickplace这个按钮了。


还请各位不吝赐教,积分都是小事。
orcad中设置 orcad中设置
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
8条回答
一份耕耘
1楼-- · 2019-07-18 07:17
我原来是原理图线画反了,allego pcb不要动,把原理图修改好重新生成网表再导入allego 再把线改一下就好了。不需要quick place
ymz343498677
2楼-- · 2019-07-18 13:17
一般导入下就行 除非增加了元器件才需要PLACE
捕获.PNG

一周热门 更多>