专家
公告
财富商城
电子网
旗下网站
首页
问题库
专栏
标签库
话题
专家
NEW
门户
发布
提问题
发文章
如何提高Σ-Δ型ADC的有效精度
2019-03-24 12:55
发布
×
打开微信“扫一扫”,打开网页后点击屏幕右上角分享按钮
站内问答
/
TI MCU
18685
7
949
各位大侠,小弟最近用到Σ-Δ型ADC,自己焊了个实验板,24位的分辨率丢掉了将近一半,准备开始画板,想请教各位如何才能降低电路的噪声,提高Σ-Δ型ADC的有效精度!
此帖出自
小平头技术问答
友情提示:
此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
7条回答
wstt
1楼-- · 2019-03-24 19:02
< 引用一个回答
“对于ADC来说,在设计时,高位数ADC能带来较好的量化信噪比,但是也不是绝对的,如果系统其他部分没有设计好的话,它所能达到的有效位数有可能会很少。如,系统的采样钟质量,输入信号频率设计等等。所以这是一个系统级别的问题。另外,对于高频的采样钟和输入信号
在布局的时候要考虑:
最重要是的注意电源的解耦,时钟线的布局,电流的回流路径等
1.信号输入端应加上滤波电路(RC滤波,也可以用外部滤波器)。
2.单独的模拟地和数字地引脚,但AGND与DGND引脚却在内部通过基板连在一起,布线时,不得将两个引脚连接到分离的两个地平面,除非这些接地层在AD附近连到了一起。
3.电流路径尽可能短,禁止将数字电流强制流入模拟地。
4.芯片不允许走数字信号线,以减少耦合(下面若铺地,则不受此限制)。
5.电源线尽可能宽,以减少阻抗,提供低阻抗路径。
6.时钟等快速开关信号应利用数字地屏蔽起来,以避免辐射干扰。
7.禁止将时钟信号走线布设在输入通道附近,避免数字信号,模拟信号相互交叠干扰。
8.线路上下两侧走线应彼此垂直,若下面有铺地层,可以不受此限制。
9.去耦电容典型参数参照芯片资料的推荐电路选取”
加载中...
wstt
2楼-- · 2019-03-25 00:35
精彩回答 2 元偷偷看……
加载中...
dontium
3楼-- · 2019-03-25 02:58
我认为,在输入部分的处理上,是重中之重。器件的选用不能使用一般器件,并做好严格的抗干扰措施。
至于电源部分,也是考虑的问题,但是,一般的器件的电源抑制比都不低,
加载中...
sjunbasketball
4楼-- · 2019-03-25 08:11
版主:有关于这方面的书,或是技术文档吗
加载中...
sjunbasketball
5楼-- · 2019-03-25 12:23
精彩回答 2 元偷偷看……
加载中...
wstt
6楼-- · 2019-03-25 13:26
你看看附件的材料,高精度数据采集的设计,知识面覆盖了整个信号链范围。
还有些关于信号完整性之类的,涉及面太广,有这些资料做先验知识很有帮助
加载中...
1
2
下一页
一周热门
更多
>
相关问题
相关文章
×
关闭
采纳回答
向帮助了您的网友说句感谢的话吧!
非常感谢!
确 认
×
关闭
编辑标签
最多设置5个标签!
保存
关闭
×
关闭
举报内容
检举类型
检举内容
检举用户
检举原因
广告推广
恶意灌水
回答内容与提问无关
抄袭答案
其他
检举说明(必填)
提交
关闭
×
关闭
您已邀请
15
人回答
查看邀请
擅长该话题的人
回答过该话题的人
我关注的人
“对于ADC来说,在设计时,高位数ADC能带来较好的量化信噪比,但是也不是绝对的,如果系统其他部分没有设计好的话,它所能达到的有效位数有可能会很少。如,系统的采样钟质量,输入信号频率设计等等。所以这是一个系统级别的问题。另外,对于高频的采样钟和输入信号
在布局的时候要考虑:
最重要是的注意电源的解耦,时钟线的布局,电流的回流路径等
1.信号输入端应加上滤波电路(RC滤波,也可以用外部滤波器)。
2.单独的模拟地和数字地引脚,但AGND与DGND引脚却在内部通过基板连在一起,布线时,不得将两个引脚连接到分离的两个地平面,除非这些接地层在AD附近连到了一起。
3.电流路径尽可能短,禁止将数字电流强制流入模拟地。
4.芯片不允许走数字信号线,以减少耦合(下面若铺地,则不受此限制)。
5.电源线尽可能宽,以减少阻抗,提供低阻抗路径。
6.时钟等快速开关信号应利用数字地屏蔽起来,以避免辐射干扰。
7.禁止将时钟信号走线布设在输入通道附近,避免数字信号,模拟信号相互交叠干扰。
8.线路上下两侧走线应彼此垂直,若下面有铺地层,可以不受此限制。
9.去耦电容典型参数参照芯片资料的推荐电路选取”
至于电源部分,也是考虑的问题,但是,一般的器件的电源抑制比都不低,
还有些关于信号完整性之类的,涉及面太广,有这些资料做先验知识很有帮助
一周热门 更多>