【问TI】GPIO设置输出电流2、4、6mA可变的意义是什么?

2019-03-24 14:51发布

如题,是为降低功耗而设的吗?还是有别的原因?如果是为了降低功耗,请举一个例子,解释其原理(别叫我看英语版芯片手册)。 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
19条回答
xu__changhua
1楼-- · 2019-03-25 10:59
启动了有道看看:速度和功耗的矛盾(或折中)!原来如此。就是说,你要想获得更高的对外设驱动速度,你就选择高的电流,此时功耗增大;反之亦然。
如仅仅因这个原因觉得这个设置是多余,常设2mA就行。
请专家给出真谛。
leang521
2楼-- · 2019-03-25 14:53

原帖由 xu__changhua 于 2011-6-13 00:43 发表 启动了有道看看:速度和功耗的矛盾(或折中)!原来如此。就是说,你要想获得更高的对外设驱动速度,你就选择高的电流,此时功耗增大;反之亦然。如仅仅因这个原因觉得这个设置是多余,常设2mA就行。请专家给出真 ...

不多余,这个设计可以简化电路设计,获得更大的适应性。比如通过软件更新就可以达到以往硬件更新才能做到的效果。

记得之前闹得很厉害的某手机待机电流大的问题。就是通过软件更新解决了。

fxw451
3楼-- · 2019-03-25 19:47
 精彩回答 2  元偷偷看……
leang521
4楼-- · 2019-03-26 01:40
不是在另一个贴讲过了吗?
beloved
5楼-- · 2019-03-26 07:00
一般来说,这种设置需求与该引脚输出的时钟信号频率以及其外接负载特点有关。
1,如果输出时钟信号频率比较高,而且外接负载是阻容性质(一般都是这样)等价于RC电路,从低电平到高电平需要对其充电,需要一个时间常数后才能达到高电平。这样,如果管教的输出电流小,波形就不会是方波,上升缓慢,质量较差。如果该引脚是关键时钟通路,对系统稳定性和数据传输正确率不利。
2,按照理论,输出较大电流驱动能力会更强,但是考虑到功耗的限制,一般来说,2m的输出就够了。
xu__changhua
6楼-- · 2019-03-26 11:14
 精彩回答 2  元偷偷看……

一周热门 更多>

相关问题

    相关文章