连载2:一般直流电源部分-变压器 19 22
分为三个模块:control_logic、ramb18_wrapper、dsp48e_wrapper。 control_logic主要实现对其他两个模块的控制操作,如地址生成、写使能控制、opmode转换等操作。 ramb18_wrapper主要存放抽头系数和采样数据。 dsp48e_wrapper主要进行乘累加操作。 资源消耗如下: 最大频率可达500MHz。 可对采样...
1.系统时钟概述 整个时钟电路的原理框图如图所示。 图1 时钟电路的原理框图 在使用有源晶振作为外部的时钟源时,DSP片内的晶体振荡电路会被旁路,外部的时钟信号有XCLKIN管脚输入DSP。看门狗定时器取OSCCLK信号作为其输入。C28x的内核会将输入的CLKIN信号转换为SYSCLKOUT信号(这就是通常我们提到的那些150MHz的信号)。SYSCLKOUT主要用来为DSP片上的一些...
FPGA+DSP SRIO通信(一)——DSP端参数设置(通道) 分类:SRIO学习 (214) (0) 经过漫长的探索之后,博主发现关于TI的板子调试和开发要遵循的规律,称其为潜规则也不为过。 1、文档 文档是程序的基础,是思想和灵魂,所以文档的阅读必须认真,但由于所有的TI文档都是英文,非英语母语者读起来非常不通畅。我说说我的方法:使用谷歌翻译。不是硬着头皮逐句看,看不懂了再翻译,...