240 私信
这个人很懒,暂无签名信息
0

bootloader系列四——时钟初始化

2440的时钟模块如下图(2440芯片手册237页) ,下载链接见上一篇博客。 S3C2440可以使用外部晶振(XTIpll)(默认为12MHZ) 和外部时钟(EXTCLK)两种方式输入时钟信号。它由跳 线OM[3:2]决定。 S3C2440 默认的工作主频为12MHz (晶振频率),S3C2440有两个PLL:MPLL和UPLL。通 过MPLL会产生三个部分的时钟频率:FCLK、HCLK、...

0

数字电路设计之GoldSchmidt除法的verilog实现

             若a和b均有.1xxxxxx的形式,这是二进制表示(a,b在0.5到1之间)。那么有(a*r0*r1*r2...)/(b*r0*r1*r2...) = a/b。x0 = a,y0 = b,r0 = 2 - y0。              通过推导可得:                      x(i+1)= x(i)*r(i);                   ...

个人介绍
暂无介绍